发明名称 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
摘要 本发明的实施例提供移位寄存器单元及其驱动方法、栅极驱动电路及显示装置。移位寄存器单元包括:输入模块,复位模块,多个输出模块,多个下拉模块,多个下拉控制模块。在第一时间段内,多个输出模块输出的信号全部有效。在第二时间段内,多个输出模块输出的信号中的至少一个无效,并且第二时间段包括第一子时间段和第二子时间段,多个输出模块的输出信号中的至少一个在第一子时间段的状态与在第二子时间段的状态相反。移位寄存器单元可以使得像素电路中的晶体管在导通和截止状态之间切换,延长晶体管的使用寿命。
申请公布号 CN106531051A 申请公布日期 2017.03.22
申请号 CN201710000691.9 申请日期 2017.01.03
申请人 京东方科技集团股份有限公司 发明人 商广良;韩明夫;郑皓亮;韩承佑;林允植;吕敬;黄应龙;田正牧;董学;王志冲;姚星;袁丽君;金志河
分类号 G09G3/20(2006.01)I;G11C19/28(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京市中咨律师事务所 11247 代理人 李烨;李峥
主权项 一种移位寄存器单元,包括:输入模块,复位模块,多个输出模块,多个下拉模块以及多个下拉控制模块;其中,所述输入模块与所述输出模块连接,并且被配置为接收输入信号并将接收的输入信号输出至所述多个输出模块;所述复位模块被配置为根据复位信号对所述输出模块进行复位;所述输出模块被配置为根据所述输入信号和时钟信号,输出输出信号;所述下拉模块与所述输出模块的输出端连接,并且被配置为对于所述输出模块的输出端进行下拉;所述下拉控制模块与所述下拉模块连接,并且被配置为控制所述下拉模块;其中,所述移位寄存器单元被配置为:在第一时间段内,所述多个输出模块的输出信号全部有效;在第二时间段内,所述多个输出模块的输出信号中的至少一个无效;并且所述第二时间段包括第一子时间段和第二子时间段,所述多个输出模块的输出信号中的至少一个在第一子时间段的状态与在第二子时间段的状态相反。
地址 100015 北京市朝阳区酒仙桥路10号