发明名称 一种应用FPGA加密卡的微型股市数据处理系统
摘要 本发明公开了一种应用FPGA加密卡的微型股市数据处理系统,包括FPGA模块、加解密模块、非对称算法模块和主控模块,加解密模块、非对称算法模块和主控模块分别与FPGA模块连接,主控模块和非对称算法模块分别与接口控制与转换单元连接;FPGA模块包括PCI协议单元、第一存储模块、第二存储模块和接口控制与转换单元,PCI协议单元通过第一存储模块将数据传输至接口控制与转换单元,接口控制与转换单元通过第二存储模块将数据传输至PCI协议单元;加解密模块包括第三存储模块、第四存储模块和命令与状态寄存器。本发明设置加解密模块,实现SM1的高速加解密,在输入数据的同时可以将前面分组的运算结果输出,进而支持流水线操作,加快了数据吞吐速度。
申请公布号 CN106529314A 申请公布日期 2017.03.22
申请号 CN201610963452.9 申请日期 2016.10.28
申请人 成都力雅信息技术有限公司 发明人 卫腾飞;周奇
分类号 G06F21/60(2013.01)I;G06F13/42(2006.01)I 主分类号 G06F21/60(2013.01)I
代理机构 代理人
主权项 一种应用FPGA加密卡的微型股市数据处理系统,其特征在于,包括FPGA模块、加解密模块、非对称算法模块和主控模块,所述加解密模块、非对称算法模块和主控模块分别与FPGA模块连接,所述主控模块和非对称算法模块分别与接口控制与转换单元连接;所述FPGA模块包括PCI协议单元、第一存储模块、第二存储模块和接口控制与转换单元,所述PCI协议单元通过第一存储模块将数据传输至接口控制与转换单元,所述接口控制与转换单元通过第二存储模块将数据传输至PCI协议单元;所述加解密模块包括第三存储模块、第四存储模块和命令与状态寄存器,所述第三存储模块与第一存储模块连接,所述第四存储模块与第二存储模块连接,所述命令与状态寄存器与接口控制与转换单元连接。
地址 610000 四川省成都市天府新区华阳街道华阳大道159号