发明名称 低杂散频率合成器
摘要 本发明涉及数字通信技术领域,公开了一种低杂散频率合成器。所述频率合成器包括:参考时钟电路和锁相环电路;其中,所述参考时钟电路包括依次串接的DDS、混频器和第一分频器;所述混频器将DDS的输出信号进行混频;所述第一分频器经过分频将所述混频后的信号频率降低,输出给所述频率合成电路作为参考信号;所述锁相环电路利用参考时钟电路送来的所述参考信号控制环路内部振荡信号的频率和相位,输出指定的宽带信号。本发明的技术方案相比传统的频率合成器在输出频率相同时,其杂散抑制指标得到明显改善,并且可以方便灵活地实现指定频率和带宽的宽带信号。
申请公布号 CN103490777B 申请公布日期 2017.03.22
申请号 CN201310460310.7 申请日期 2013.09.30
申请人 四川九洲电器集团有限责任公司 发明人 宋烨曦;杜仕雄;罗武
分类号 H03L7/18(2006.01)I 主分类号 H03L7/18(2006.01)I
代理机构 北京万慧达知识产权代理有限公司 11111 代理人 杨颖;张金芝
主权项 一种低杂散频率合成器,其特征在于,所述频率合成器包括:参考时钟电路和频率合成锁相环电路;通过改善DDS输出信号的近端杂散抑制改善频率合成器输出信号的近端杂散抑制度;其中,所述参考时钟电路包括依次串接的DDS、混频器和第一分频器;所述混频器将DDS的输出信号进行混频;所述第一分频器经过分频将混频后的信号频率降低,输出给所述频率合成电路作为参考信号;所述参考时钟电路中还包括晶振、点频源和第二分频器;所述晶振的输出端耦接所述点频源的输入端;所述点频源的输出端同时耦接所述DDS和所述第二分频器的输入端;所述第二分频器的输出端耦接所述混频器的本振信号输入端;所述第一分频器和所述第二分频器为分频比数字可控的分频器具有不同的分频比;所述锁相环电路中包括鉴相器、环路滤波器和压控振荡器;其中,所述鉴相器的输入端与所述参考时钟电路的输出端耦接,所述鉴相器的反馈信号输入端与所述压控振荡器的输出端耦接;所述环路滤波器的输入端与所述鉴相器的输出端耦接,所述环路滤波器的输出端耦接所述压控振荡器的输入端;所述压控振荡器的输出端同时作为所述低杂散频率合成器的输出端和所述鉴相器的的反馈信号输入端所述锁相环电路利用参考时钟电路送来的所述参考信号控制环路内部振荡信号的频率和相位,输出指定的宽带信号。
地址 621000 四川省绵阳市科创园区九华路6号