发明名称 时钟信号转换方法和装置
摘要 本发明公开了一种时钟信号转换方法和装置,上述方法包括以下步骤:电平移动电路收到电流模逻辑CML差分信号时,对其进行电平移动,并将经过电平移动的CML差分信号输入电平转换电路;上述电平转换电路根据收到的CML差分信号,产生多相正交时钟信号。本发明不仅可以将CML逻辑转换为CMOS逻辑,还能在转换完成后获得50%占空比的高质量多相时钟信号,从而可以降低时钟与数据恢复系统的静态功耗,提高数据恢复效率。
申请公布号 CN103427825B 申请公布日期 2017.03.15
申请号 CN201210149979.X 申请日期 2012.05.15
申请人 深圳市中兴微电子技术有限公司 发明人 廖健生
分类号 H03K19/0185(2006.01)I 主分类号 H03K19/0185(2006.01)I
代理机构 北京安信方达知识产权代理有限公司 11262 代理人 龙洪
主权项 一种时钟信号转换方法,其特征在于,包括以下步骤:电平移动电路收到电流模逻辑CML差分信号时,对其进行电平移动,并将经过电平移动的CML差分信号输入电平转换电路;所述电平转换电路根据收到的CML差分信号,产生多相正交时钟信号;其中,所述电平转换电路根据收到的CML差分信号,产生多相正交时钟信号步骤包括:所述电平转换电路接收经过电平移动的CML差分信号,将其放大,然后输出相位相差180度的第一互补金属氧化物半导体CMOS时钟信号和第二CMOS时钟信号;第一占空比调整电路接收所述第一互补金属氧化物半导体CMOS时钟信号,产生相位分别为0度和180度的时钟信号;第二占空比调整电路接收所述第二CMOS时钟信号,产生相位分别为90度和270度的时钟信号。
地址 518083 广东省深圳市盐田区大梅沙1号厂房