发明名称 一种基于超外差原理的AIS接收机
摘要 本发明涉及一种基于超外差原理的AIS接收机,以FPGA为控制核心的AIS接收机,包括模拟前端模块、一次混频模块、二次混频模块、基带解调模块、PLL模块、时钟管理模块、电源管理模块、FPGA控制器模块以及串口驱动器模块。本发明采用低噪声放大器和AGC电路,动态范围宽,可以捕获到更加微弱的信号,能够探测更加远距离的船只。采用解调灵敏度很高的中频信号处理芯片,进一步提高了接收机的灵敏度。采用CMX7042实现基带信号的解调、译码与校验,简化系统设计,控制成本。系统时钟统一采用温补晶振供给,由时钟扇出芯片统一分配,实现了系统的同步,提高了锁相环的输出频率稳定度,进一步提高了系统的精度。
申请公布号 CN106487401A 申请公布日期 2017.03.08
申请号 CN201610896066.2 申请日期 2016.10.12
申请人 武汉大学 发明人 文必洋;田震;赵久瑞;王思捷
分类号 H04B1/12(2006.01)I;H04B1/16(2006.01)I 主分类号 H04B1/12(2006.01)I
代理机构 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 代理人 赵丽影
主权项 一种基于超外差原理的AIS接收机,其特征在于:包括用于天线耦合信号的放大、滤波的模拟前端模块,用于本振信号产生、滤波的PLL模块,用于一次下变频的一次混频模块,用于二次下变频与鉴频的二次混频模块,用于基带信号处理的基带解调模块,用于信号处理的FPGA模块,用于数据传输的串口驱动器模块,用于提供系统时钟的时钟管理模块以及用于提高能量的电源模块;模拟前端的输入与天线相连,一次混频模块的两个输入分别与模拟前端模块的输出和PLL模块的输出相连,二次混频模块的两个输入分别与一次混频的输出以及时钟管理模块的输出相连,基带解调模块的输入分别与二次混频模块的输出、时钟管理模块的输出相连,时钟管理模块的输出分别与PLL模块、二次混频模块、基带解调模块以及FPGA模块相连,FPGA模块分别与基带解调模块、时钟管理模块、PLL模块、串口驱动器模块相连,电源模块为整个接收机系统提供能量;所述模拟前端包括依次连接的低噪声放大器、带通滤波器、自动增益控制‑AGC模块;所述一次混频模块包括依次连接的乘法器、滤波器;所述PLL模块包括依次连接的模拟锁相环模块、低通滤波器;所述时钟管理模块包括依次连接的温补晶振、时钟扇出模块。
地址 430072 湖北省武汉市武昌区珞珈山武汉大学