发明名称 高压器件和低压器件集成结构和集成方法
摘要 本发明公开了一种高压器件和低压器件集成结构,高低压器件集成在同一P型硅衬底上,在硅衬底中形成有和硅衬底相同面积的P型悬浮深阱,在硅衬底中的部分面积中形成有N型深阱,N型深阱位于P型悬浮深阱的顶部并相接触。高压器件的沟道区、漏区扩展区和隔离阱区都采用和低压器件相同的N阱或P阱组成。在N型深阱之外的区域,P型悬浮深阱能够对其顶部的N阱进行隔离;N型深阱能够对其顶部的P阱进行隔离。本发明还公开了一种高压器件和低压器件集成方法。本发明能实现高低压器件集成,不需要增加新的注入掩膜版、成本较低,能使低压器件的参数保持不变,能减少低压器件之间的隔离区的宽度、缩小器件面积,能改善整个电路的闩锁效应。
申请公布号 CN104425489B 申请公布日期 2017.03.01
申请号 CN201310365045.4 申请日期 2013.08.20
申请人 上海华虹宏力半导体制造有限公司 发明人 郭振强;陈瑜;邢超
分类号 H01L27/06(2006.01)I;H01L29/06(2006.01)I;H01L21/265(2006.01)I;H01L21/822(2006.01)I 主分类号 H01L27/06(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 丁纪铁
主权项 一种高压器件和低压器件集成结构,其特征在于:低压器件为CMOS器件,所述CMOS器件包括NMOS管和PMOS管;高压器件的击穿电压大于所述低压器件的击穿电压;所述低压器件和所述高压器件都形成于同一P型硅衬底上,在所述硅衬底中形成有P型悬浮深阱,在横向上所述P型悬浮深阱位于所述硅衬底的整个横向区域内,在纵向上所述P型悬浮深阱的顶部表面和所述硅衬底的顶部表面相隔一段距离;在所述硅衬底中形成有N型深阱,在纵向上所述N型深阱位于所述P型悬浮深阱的顶部表面到所述硅衬底的顶部表面之间,在横向上所述N型深阱位于所述硅衬底的部分横向区域内;在所述N型深阱中以及所述N型深阱外的所述硅衬底中分别形成有N阱和P阱,所述N阱和所述P阱的底部都和所述P型悬浮深阱的顶部表面相隔一段距离;在所述硅衬底中形成有场氧隔离结构,由所述场氧隔离结构隔离出有源区,所述N阱和所述P阱的深度大于所述场氧隔离结构的深度;所述NMOS管的沟道区由一个形成于所述N型深阱外的所述硅衬底中的所述P阱组成,所述NMOS管的沟道区的所述P阱包覆一个所述有源区;所述PMOS管的沟道区由一个形成于所述N型深阱外的所述硅衬底中的所述N阱组成,所述PMOS管的沟道区的所述N阱包覆一个所述有源区,多个所述PMOS管的各相邻的所述N阱之间由所述P阱进行隔离、多个所述PMOS管的各相邻的所述N阱的底部由所述P型悬浮深阱进行隔离;N型高压器件的沟道区由一个形成于所述N型深阱外的所述硅衬底中的所述P阱组成,所述N型高压器件包括两个由所述N阱组成的源漏扩展区,所述N型高压器件的两个所述源漏扩展区对称的分布在所述N型高压器件的沟道区的两侧,所述N型高压器件的沟道区和源漏扩展区位于同一个所述有源区中并将该有源区包覆;多个所述N型高压器件的各相邻的所述N阱之间由所述P阱进行隔离、多个所述N型高压器件的各相邻的所述N阱的底部由所述P型悬浮深阱进行隔离;P型高压器件的沟道区由一个形成于所述N型深阱中的所述N阱组成,所述P型高压器件包括两个由所述P阱组成的源漏扩展区,所述P型高压器件的两个所述源漏扩展区对称的分布在所述P型高压器件的沟道区的两侧,所述P型高压器件的沟道区和源漏扩展区都位于同一个所述有源区中并将该有源区包覆;多个所述P型高压器件的各相邻的所述P阱之间由所述N阱进行隔离、多个所述P型高压器件的各相邻的所述P阱的底部由所述N型深阱进行隔离。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号