发明名称 具有采样器阵列的图像传感器
摘要 本发明涉及一种具有N行使用MOS技术的有源感光像素(MT1)的图像传感器,每行具有P个像素。所述传感器包括编组有N行处理电路(MT2)的数字化电路,每行具有P个处理电路,第i行第j列的每一处理电路包括:用于执行信号的相关双采样的各个采样器,所述信号出现在第j个列导线(Ccj)上并且对应于所有行在同一积分时间期间对图像点的观察;模数转换装置,用于提供所采样的模拟信号的数字值。所述传感器特别适合于以TDI(图像扫描和积分)模式工作。
申请公布号 CN102870407B 申请公布日期 2017.03.01
申请号 CN201180022225.1 申请日期 2011.05.04
申请人 E2V半导体公司 发明人 H·比涅;A·塔塔
分类号 H04N5/374(2006.01)I;H04N5/363(2006.01)I 主分类号 H04N5/374(2006.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 舒雄文;王英
主权项 一种能够信号积分的扫描图像传感器,其具有N行感光像素,每行具有P个感光像素,一行中的第j个像素由使用MOS晶体管的电路形成,所述扫描图像传感器包括连接至行寻址导线(L<sub>i</sub>)的行选择输入端(SEL<sub>i</sub>)和连接至第j个列导线(Ccj)的输出端,所述行寻址导线(L<sub>i</sub>)为所述行的像素所共用,所述列导线(Ccj)为同一第j列的属于各个行的N个像素所共用,所述传感器包括电路(DEL1),所述电路(DEL1)用于N个像素行中的每一行的连续寻址,以便每次向所述列导线施加P个复位电位以及对应于在同一积分周期T期间在所寻址的行的P个像素中的电荷的积分的P个模拟信号,并且所述传感器还包括信号数字化电路,其特征在于,所述数字化电路在N行、每行P个像素的矩阵之外包括N行处理电路(MT2),每行具有P个处理电路,第i行第j列的每一处理电路均包括:‑用于进行信号的相关双采样的各个采样器,所述信号出现在第j个列导线上并且对应于所有行在同一积分持续时间上对图像点的观察,以及‑模数转换器,用于提供所采样的所述模拟信号的数字值,‑数字加法装置,用于将由第i行第j列的所述处理电路转换的且对应于积分周期T的信号与由先前行的所述处理电路转换的且对应于在先前的积分周期期间对同一图像点的观察的数字信号加在一起,第i行第j列的处理电路的所述数字加法装置连接至前一第i‑1行的处理电路的输出端,以便接收在先前的积分期间所执行的数字加法的结果,并且所述数字加法装置被配置为将所述结果与由所述模数转换器执行的当前的模数转换所产生的数字值相加,所述信号数字化电路还包括提取装置,用于在每一积分周期结束时从最后一行的所述数字加法装置提取内容,其特征在于,位于第i行第j列的处理电路中的所述模数转换器是斜坡转换器,所述斜坡转换器包括第i行第j列的比较器(CMP<sub>i,j</sub>)和计数器(CPT<sub>i,j</sub>),当线性电压斜坡施加至所述比较器的输入端上时,所述计数器以固定速率计数直到所述比较器进行切换为止,第i行第j列的处理电路中的所述数字加法装置是第i行第j列的所述计数器(CPT<sub>i,j</sub>)的初始化输入,所述初始化输入连接到前一第i‑1行第j列的计数器(CPT<sub>i‑1,j</sub>)的输入,并且在模数转换之前,所述数字加法装置被设计为以前一第i‑1行第j列的所述计数器提供的值来初始化第i行第j列的所述计数器,使得在积分周期结束时第i行第j列的所述计数器的内容是在前一第i‑1行第j列的所述计数器中的先前累积值与由第i行第j列的所述计数器计算的当前转换值的累积。
地址 法国圣艾格夫