发明名称 一种高可靠性的栅极驱动电路
摘要 本发明提出了一种具有较高可靠性的栅极驱动电路设计,主要应用于液晶显示器的扫描线驱动。电路设计采用单独的下传模块,负责电路内部讯号的传递,以避免栅极讯号线异常对下传产生影响。同时该电路在设计上对预充、下拉清空、上拉和维持等各功能模块均采用双重保护设计,即确保电路中任意一个元器件断路后依然能够正常工作,如果在生产过程中发现短路现象可利用镭射使器件断路进行修复,这样即可以提高生产的良率,也可以改善电路后期使用的信赖性。除此之外,电路设计上还实现了双驱切换单驱的功能,即对于双边驱动的液晶显示器,当一边的栅极驱动电路失效后可以将其关闭然后切换成单边驱动,确保单驱模式下液晶显示器依然能够正常工作。
申请公布号 CN106448595A 申请公布日期 2017.02.22
申请号 CN201610924421.2 申请日期 2016.10.24
申请人 南京华东电子信息科技股份有限公司 发明人 戴超
分类号 G09G3/36(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 南京苏高专利商标事务所(普通合伙) 32204 代理人 孟红梅
主权项 一种高可靠性的栅极驱动电路,包括级联的多个栅极驱动单元,其特征在于:所述栅极驱动单元包括:第一预充模块(01),用于根据上一级扫描讯号(Gn‑1)或上一级下传讯号(Sn‑1),和上一级时钟讯号(CKm‑1)在预充阶段拉升上拉控制节点(netAn)的电位,在下拉清空阶段拉低上拉控制节点(netAn)的电位,以及在维持阶段维持上拉控制节点(netAn)低电位;第二预充模块(02),用于根据上两级扫描讯号(Gn‑2)或上两级下传讯号(Sn‑2)在预充阶段拉升上拉控制节点(netAn)的电压;上拉模块(03),用于根据本级时钟讯号(CKm)和上拉控制节点(netAn)的控制讯号在上拉阶段拉升扫描讯号,以及在下拉清空阶段拉低扫描讯号;第一维持模块(05),用于根据恒高电平讯号(VGH)以及本级时钟讯号(CKm)维持上拉控制节点(netAn)及扫描控制节点(Gn)低电位;下拉清空模块(06),用于根据下三级扫描讯号(Gn+3)或下三级下传讯号(Sn+3)下拉清空上拉控制节点(netAn);第二维持模块(07),用于根据下两级时钟讯号(CKm+2)下拉清空扫描控制节点,以及维持扫描控制节点(Gn)低电位;自举电容模块(10),用于抬升上拉控制节点(netAn)的电位;下传模块(11),用于根据本级时钟讯号(CKm)和上拉控制节点(netAn)的控制讯号上拉阶段拉升下传讯号,以及在下拉清空阶段拉低下传讯号;以及第三维持模块(12),用于根据第一维持模块(05)的讯号和/或下两级时钟讯号(CKm+2)维持下传控制节点(Sn)低电位。
地址 210033 江苏省南京市栖霞仙林大学城天佑路7号