摘要 |
態様は、読み取りトランザクションまたは書き込みトランザクションのためにメモリモジュールのメモリデバイスのすべてより少ないメモリデバイスに通電するように、メモリ内のデータの記憶を再編成するためのコンピューティングデバイス、システム、および方法を含む。メモリデバイスは、再配列論理回路が、再配列されたメモリマップに従ってトランザクションのために通電するためのメモリデバイスを決定し得るように、個別の選択線に接続され得る。プロセッサがそのメモリアドレス方式を変更する必要なく再配列されたメモリマップに従って、トランザクションのためにプロセッサによって供給されたメモリアドレスが再配列されたメモリアドレスに変換されるように、再配列論理回路がメモリアドレスを再配列し得る。再配列されたメモリマップは、低減された、メモリデバイスによるエネルギー消費、またはレイテンシ耐性プロセスのためのエネルギー消費と性能速度とのバランスを提供し得る。 |