发明名称 栅极驱动电路及显示装置
摘要 本发明提供一种栅极驱动电路及显示装置,该栅极驱动电路包括:多个栅极驱动单元,每一所述栅极驱动单元分别与一脉冲信号输入端、时序控制信号输入端以及至少两条相邻的栅极扫描线连接,用于在所述时序控制信号输入端输入的时序控制信号的控制下,依序向与其连接的至少两条相邻的栅极扫描线提供所述脉冲信号输入端输入的脉冲信号;其中,所述脉冲信号输入端连接一栅极驱动器,所述栅极驱动器根据所述栅极驱动单元对应的栅极扫描线的数量输出所述脉冲信号。本发明使得一脉冲信号输入端可控制至少两行像素TFT阵列的开启与关闭,减少了脉冲信号输入端的个数。
申请公布号 CN103700354B 申请公布日期 2017.02.08
申请号 CN201310699061.7 申请日期 2013.12.18
申请人 合肥京东方光电科技有限公司;京东方科技集团股份有限公司 发明人 刘荣铖
分类号 G09G3/36(2006.01)I;G09G3/20(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京银龙知识产权代理有限公司 11243 代理人 许静;黄灿
主权项 一种栅极驱动电路,其特征在于,包括:多个栅极驱动单元,每一所述栅极驱动单元分别与一脉冲信号输入端、时序控制信号输入端以及至少两条相邻的栅极扫描线连接,用于在所述时序控制信号输入端输入的时序控制信号的控制下,依序向与其连接的至少两条相邻的栅极扫描线提供所述脉冲信号输入端输入的脉冲信号;其中,所述脉冲信号输入端连接一栅极驱动器,所述栅极驱动器根据所述栅极驱动单元对应的栅极扫描线的数量输出所述脉冲信号;每一所述栅极驱动单元与相邻的两条栅极扫描线连接;所述时序控制信号输入端包括:第一时序控制信号输入端和第二时序控制信号输入端;每一所述栅极驱动单元均包括第一栅极驱动子单元和第二栅极驱动子单元,其中,第一栅极驱动子单元包括:第一开关单元,输入端与对应的脉冲信号输入端连接,输出端与所述相邻的两条栅极扫描线中的第一条栅极扫描线连接,控制端与所述第二时序控制信号输入端连接,在所述第二时序控制信号输入端输入的第二时序控制信号的控制下,将所述对应的脉冲信号输入端输入的脉冲信号输入至所述第一条栅极扫描线;第一复位开关单元,输入端与所述第二时序控制信号输入端连接,输出端与所述第一条栅极扫描线连接,控制端与所述第一时序控制信号输入端连接;在所述第一时序控制信号输入端输入的第一时序控制信号的控制下,将所述第一条栅极扫描线的脉冲信号进行复位;第二栅极驱动子单元包括:第二开关单元,输入端与对应的脉冲信号输入端连接,输出端与所述相邻的两条栅极扫描线中的第二条栅极扫描线连接,控制端与所述第一时序控制信号输入端连接;在所述第一时序控制信号的控制下,将所述对应的脉冲信号输入端输入的脉冲信号输入至所述第二条栅极扫描线;第二复位开关单元,输入端与所述第一时序控制信号输入端连接,输出端与所述第二条栅极扫描线连接,控制端与所述第二时序控制信号输入端连接,在所述第二时序控制信号的控制下,将所述第二条栅极扫描线的脉冲信号进行复位;所述栅极驱动电路还包括:时序控制信号生成电路,连接所述时序控制信号输入端,用于提供所述第一时序控制信号和所述第二时序控制信号,所述时序控制信号生成电路包括:薄膜晶体管T11,栅极与第一时钟信号连接,源极与高电平信号连接,漏极与所述第二时序控制信号输入端连接;薄膜晶体管T12,栅极与所述第一时钟信号连接,源极与低电平信号连接,漏极与所述第二时序控制信号输入端连接;薄膜晶体管T13,栅极与所述第一时钟信号连接,源极与所述高电平信号连接,漏极与所述第一时序控制信号输入端连接;薄膜晶体管T14,栅极与所述第一时钟信号连接,源极与所述低电平信号连接,漏极与所述第一时序控制信号输入端连接;其中,所述薄膜晶体管T11和所述薄膜晶体管T14为N型薄膜晶体管,所述薄膜晶体管T12和所述薄膜晶体管T13为P型薄膜晶体管。
地址 230012 安徽省合肥市新站区铜陵北路2177号
您可能感兴趣的专利