发明名称 一种时钟控制器和时钟
摘要 本发明公开了一种时钟控制器和时钟,时钟包括时钟控制器、传动轮系和指针,时钟控制器包括控制单元和接口单元,控制单元包括MCU、母钟时钟电路和校时信号接收模块,接口单元包括走时脉冲发生电路、电机驱动电路、步进电机、LCD驱动电路、LCD显示装置、输入单元、以及与MCU通过地址和数据总线连接的CPLD。CPLD扩展MCU的接口,使得时钟控制器和时钟可利用的资源更加丰富;CPLD分担MCU的处理任务,简化了软件设计的复杂程度,提高了响应速度;通过CPLD取代大量分离的IC器件,有利于减少时钟控制器和时钟的器件,从而减少了故障点,减低了故障隐患,减少了功耗,提高了稳定性和可靠性。
申请公布号 CN103869687B 申请公布日期 2017.02.08
申请号 CN201210551619.2 申请日期 2012.12.18
申请人 深圳市飞亚达科技发展有限公司;飞亚达(集团)股份有限公司 发明人 巫玲坚;鲍贤勇;曾庆宇
分类号 G04C11/00(2006.01)I;G04G7/00(2006.01)I;G04R20/00(2013.01)I 主分类号 G04C11/00(2006.01)I
代理机构 深圳市顺天达专利商标代理有限公司 44217 代理人 郭伟刚
主权项 一种时钟控制器,包括控制单元(1)和接口单元(2),所述控制单元(1)包括微控制器(10)以及分别与所述微控制器(10)连接的母钟时钟电路(11)和校时信号接收模块(12),其特征在于,所述接口单元(2)包括走时脉冲发生电路(20)、电机驱动电路(21)、步进电机(22)、LCD驱动电路(23)、LCD显示装置(24)、输入单元(25)、以及复杂可编程逻辑器件(26);所述复杂可编程逻辑器件(26)通过地址总线和数据总线与所述微控制器(10)连接,用于接收所述走时脉冲发生电路(20)输出的走时时钟信号,生成脉冲序列输出给所述电机驱动电路(21),以使所述电机驱动电路(21)驱动所述步进电机(22)转动;所述复杂可编程逻辑器件(26)还用于接收所述微控制器(10)的指令并输出给所述LCD驱动电路(23),以使所述LCD驱动电路(23)驱动所述LCD显示装置(24)显示相应的内容;所述复杂可编程逻辑器件(26)通过所述输入单元(25)接收设置信号以及控制命令并输出给所述微控制器(10);所述复杂可编程逻辑器件(26)配合地址总线给与其连接的每个功能模块分配一个地址,所述微控制器(10)通过向对应的地址读写数据来实现访问相应的功能模块。
地址 518034 广东省深圳市南山区高新南一道飞亚达科技大厦11楼