发明名称 半导体器件及其制造方法
摘要 公开了一种半导体器件及其制造方法,该半导体器件包括:半导体衬底;半导体衬底中的背栅隔离结构;以及背栅隔离结构上的相邻的场效应晶体管,其中,所述相邻的场效应晶体管中的每一个包括位于背栅隔离结构上的夹层结构,该夹层结构包括背栅导体、位于背栅导体两侧的半导体鳍片、以及将背栅导体与半导体鳍片分别隔开的各自的背栅电介质,其中,背栅隔离结构作为所述相邻的场效应晶体管的背栅导体的导电路径的一部分,并且,在所述相邻的场效应晶体管的背栅导体之间形成PNPN结或NPNP结。该半导体器件由于采用背栅隔离结构,分别地向一个或多个场效应晶体管的背栅施加不同的电压,从而相应地调节各个场效应晶体管的阈值电压。
申请公布号 CN103985712B 申请公布日期 2017.02.08
申请号 CN201310050125.0 申请日期 2013.02.08
申请人 中国科学院微电子研究所 发明人 朱慧珑
分类号 H01L27/092(2006.01)I;H01L29/423(2006.01)I;H01L21/8238(2006.01)I;H01L21/28(2006.01)I 主分类号 H01L27/092(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 蔡纯
主权项 一种半导体器件,包括:半导体衬底;半导体衬底中的背栅隔离结构;以及背栅隔离结构上的相邻的场效应晶体管,其中,所述相邻的场效应晶体管中的每一个包括位于背栅隔离结构上的夹层结构,该夹层结构包括背栅导体、位于背栅导体两侧的半导体鳍片、以及将背栅导体与半导体鳍片分别隔开的各自的背栅电介质,其中,背栅隔离结构作为所述相邻的场效应晶体管的背栅导体的导电路径的一部分,并且,在所述相邻的场效应晶体管的背栅导体之间形成PNPN结或NPNP结,其中,背栅隔离结构包括:横向邻接的第一阱区和第二阱区;分别位于第一阱区和第二阱区上方并且分别与第一阱区和第二阱区邻接的第三阱区和第四阱区;以及将第三阱区和第四阱区隔开的浅沟槽隔离,其中,所述相邻的场效应晶体管中的第一场效应晶体管的背栅导体与第三阱区接触,第二场效应晶体管的背栅导体与第四阱区接触。
地址 100083 北京市朝阳区北土城西路3号