发明名称 表示パネル、画素チップ、および電子機器
摘要 表示パネルにおいて、それぞれが、第1のデータ入力端子(PDIN)と、第1のデータ出力端子(PDOUT)と、前記第1のデータ入力端子(PDIN)に入力された第1のデータ(PD)に基づいて表示を行う表示素子(48)と、前記第1のデータ入力端子(PDIN)から前記第1のデータ出力端子(PDOUT)への信号経路上に設けられた第1の波形整形部(42,44)とを有する複数の第1の単位画素(Pix)を備える。
申请公布号 JPWO2014109207(A1) 申请公布日期 2017.01.19
申请号 JP20140556363 申请日期 2013.12.20
申请人 ソニー株式会社 发明人 鈴木 秀幸;宮内 俊之;植野 洋介;宮島 良文;服部 雅之;鷹觜 和邦;富樫 治夫;池田 保;大鳥居 英;田中 幸也
分类号 G09G3/32;G09G3/20;H01L51/50;H05B33/08 主分类号 G09G3/32
代理机构 代理人
主权项
地址