发明名称 設計方法、プログラム、メモリ媒体および設計装置
摘要 PLDおよびICが配置された基板をコンピュータによって設計する設計方法は、前記基板における前記PLDおよび前記ICの配置、および、前記基板の設計基準を取得する取得工程と、前記取得工程で取得した前記配置および前記基板の前記設計基準に応じて前記PLDのピン割当を決定する決定工程と、を含む。
申请公布号 JPWO2014111969(A1) 申请公布日期 2017.01.19
申请号 JP20140557174 申请日期 2013.01.16
申请人 株式会社図研 发明人 守屋 誠之
分类号 G06F17/50;H05K3/00 主分类号 G06F17/50
代理机构 代理人
主权项
地址