发明名称 |
基于FPGA的灰阶像素抖动实现装置 |
摘要 |
本发明涉及一种基于FPGA的灰阶像素抖动实现装置,包括顶层逻辑封装单元、AXI4Lite Interconnect内部总线互联模块以及控制单元;顶层逻辑封装单元用于进行子像素空间抖动以及帧速控制;AXI4Lite Interconnect内部总线互联模块用于将具有不同时钟域、不同功能的所述顶层逻辑封装单元与所述控制单元互联,本发明同时应用子像素空间抖动方法和帧速控制方法即可重建出6139级灰阶梯度等级,其IP实现形式所占用的可编程逻辑资源很少,可以将此控制器在不同的FPGA可编程逻辑平台上去实现,并通过标准的AXI协议互连接口扩展到丰富的片上SOC系统中,特别适合在液晶屏显示产品中推广使用。 |
申请公布号 |
CN106340277A |
申请公布日期 |
2017.01.18 |
申请号 |
CN201610784907.0 |
申请日期 |
2016.08.30 |
申请人 |
德为显示科技股份有限公司 |
发明人 |
张斌 |
分类号 |
G09G3/36(2006.01)I |
主分类号 |
G09G3/36(2006.01)I |
代理机构 |
北京路浩知识产权代理有限公司 11002 |
代理人 |
李相雨 |
主权项 |
一种基于FPGA的灰阶像素抖动实现装置,其特征在于,包括顶层逻辑封装单元、AXI4Lite Interconnect内部总线互联模块以及控制单元;所述顶层逻辑封装单元用于进行子像素空间抖动以及帧速控制;所述AXI4Lite Interconnect内部总线互联模块用于将具有不同时钟域、不同功能的所述顶层逻辑封装单元与所述控制单元互联。 |
地址 |
100176 北京市大兴区北京经济技术开发区科创十三街12号院4号楼3层 |