发明名称 回路設計支援プログラム、回路設計支援方法、および情報処理装置
摘要 【課題】設計者が画面上でトポロジのイメージを見ながら制約条件を設定できること。【解決手段】情報処理装置100は、回路110に含まれる選択された要素を有するパスp1,p2のうち所定条件を満たすパスp1に含まれる部品に対応するシンボルと、パスp1に含まれる部品の端子および接続線の分岐点の各々に対応するノードNO1〜NO6と、によってパスp1,p2の配線状態を示すトポロジデータ102を生成する。情報処理装置100は、パスp1,p2の各々について、パスp1,p2に含まれる部品の端子と、トポロジデータ102が示すノードと、の対応関係を示す対応データ113−1,113−2を生成する。情報処理装置100は、生成した対応データ113−1,113−2と、トポロジデータ102と、パスp1,p2に対する制約条件を示す制約データを受付可能な入力欄114と、を表示する。【選択図】図1
申请公布号 JP2017010394(A) 申请公布日期 2017.01.12
申请号 JP20150126915 申请日期 2015.06.24
申请人 富士通株式会社 发明人 大窪 涼子;佐藤 満;熊谷 一徳
分类号 G06F17/50 主分类号 G06F17/50
代理机构 代理人
主权项
地址