摘要 |
Ein Pipeline-Analog-Digital-Wandler (ADC) wandelt ein analoges Eingangssignal über mehrere Stufen um, wobei eine Stufe einen Rest zum Digitalisieren für die nachfolgende Stufe erzeugt. Der Rest wird durch grobes Quantisieren des analogen Eingangssignals erzeugt, um einen digitalen Code zu erzeugen, der zum Wiederherstellen des analogen Eingangssignals verwendet wird, und der Rest ist die Differenz zwischen dem analogen Eingangssignal und der wiederhergestellten Version des analogen Eingangssignals. Die grobe Quantisierung kann Fehler aufweisen, die Komparator-Offsets und Bandbreitenfehlanpassung zugeschrieben werden. Zum Schätzen der Komparator-Offsets bei gleichzeitiger Unempfindlichkeit gegenüber Bandbreitenfehlanpassung werden Spitzenwert- und Talwertdetektoren zum Verfolgen von Maximal- und Minimalwerten des Rests oder des Ausgangs des ADCs im Zeitablauf verwendet, und ein erwarteter Wert, der den Komparator-Offset schätzt, kann basierend auf den Maximal- und Minimalwerten berechnet werden. Der erwartete Wert „mittelt“ vorteilhafterweise den Bandbreitenfehlanpassungsbeitrag zum Offset heraus. |