发明名称 一种双向FIFO及总线桥接系统
摘要 本发明提供了一种双向FIFO,包括:双端口随机存储器、第一套端口和第二套端口,其中,所述第一套端口包括第一时钟信号输入端、第一使能信号输入端、第一读写控制信号输入端、第一操作地址输入端、第一数据输入端以及第一数据输出端;所述第二套端口包括第二时钟信号输入端、第二使能信号输入端、第二读写控制信号输入端、第二操作地址输入端、第二数据输入端以及第二数据输出端;所述第一使能信号输入端、第一读写控制信号输入端、第二使能信号输入端以及第二读写控制信号输入端的输入信号为外部读写信号的组合逻辑输出信号。与现有技术相比,本发明可将FIFO部分的硬件开销几乎降低为原来的一半,其使用效率亦由50%提高到100%。
申请公布号 CN106293609A 申请公布日期 2017.01.04
申请号 CN201510280560.1 申请日期 2015.05.27
申请人 中国科学院微电子研究所 发明人 陈岚;冯燕;张挺
分类号 G06F5/06(2006.01)I;G06F13/16(2006.01)I 主分类号 G06F5/06(2006.01)I
代理机构 北京汉昊知识产权代理事务所(普通合伙) 11370 代理人 朱海波
主权项 一种双向FIFO,包括:双端口随机存储器、第一组合逻辑和第二组合逻辑,其中,所述双端口随机存储器包括两套独立的端口,其中第一套端口包括第一时钟信号输入端、第一使能信号输入端、第一读写控制信号输入端、第一操作地址输入端、第一数据输入端以及第一数据输出端;第二套端口包括第二时钟信号输入端、第二使能信号输入端、第二读写控制信号输入端、第二操作地址输入端、第二数据输入端以及第二数据输出端;所述第一组合逻辑由第一同或门和输入端带反向器的第一或门组成,其中,第一同或门的一个输入端和第一或门带反向器的输入端连接第一写信号,第一同或门的另一个输入端和第一或门不带反相器的输入端连接读信号,第一同或门的输出端连接第一使能信号输入端,第一或门的输出连接第一读写控制信号输入端;所述第二组合逻辑由第二同或门和输入端带反向器的第二或门组成,其中,第二同或门的一个输入端和第二或门带反向器的输入端连接第二写信号,第二同或门的另一个输入端和第二或门不带反相器的输入端连接读信号,第二同或门的输出端连接第二使能信号输入端,第二或门的输出连接第二读写控制信号输入端。
地址 100029 北京市朝阳区北土城西路3号