发明名称 |
时序控制器、使用时序控制器的电子设备、图像数据的处理方法 |
摘要 |
本发明提供一种能够降低功耗及/或降低对无线通信的影响的时序控制器、使用时序控制器的电子设备、图像数据的处理方法。行存储器(210)至少能够保存一行像素数据。输入接口电路(202)接收像素数据,并存储在行存储器(210)中。频率合成器(212)接收输入接口电路(202)所接收到的外部像素时钟(CK<sub>P</sub>),而生成具有外部像素时钟(CK<sub>P</sub>)的频率的系数K倍的频率的内部像素时钟(CK<sub>INT</sub>)。图像处理电路(204)将存储在行存储器(210)中的像素数据与内部像素时钟(CK<sub>INT</sub>)同步地进行处理。 |
申请公布号 |
CN106293591A |
申请公布日期 |
2017.01.04 |
申请号 |
CN201610403509.X |
申请日期 |
2016.06.07 |
申请人 |
罗姆股份有限公司 |
发明人 |
山路日出雄 |
分类号 |
G06F3/147(2006.01)I;G06F1/32(2006.01)I;G09G5/00(2006.01)I |
主分类号 |
G06F3/147(2006.01)I |
代理机构 |
北京律盟知识产权代理有限责任公司 11287 |
代理人 |
章蕾 |
主权项 |
一种时序控制器,其特征在于:从图形控制器接收构成图像数据的像素数据及其附带的外部像素时钟,并输出到数据驱动器,且具备:行存储器,至少能够保存一行像素数据;输入接口电路,接收所述像素数据,并存储在所述行存储器中;频率合成器,接收所述输入接口电路所接收到的所述外部像素时钟,而生成具有所述外部像素时钟的频率的系数K倍(K为实数)的频率的内部像素时钟;图像处理电路,将存储在所述行存储器中的像素数据与所述内部像素时钟同步地进行处理;以及输出接口电路,将由所述图像处理电路处理过的像素数据与所述内部像素时钟同步地发送到源极驱动器。 |
地址 |
日本国京都府 |