发明名称 一种像素电路、其驱动方法及相关装置
摘要 本发明公开了一种像素电路、其驱动方法、有机电致发光显示面板及显示装置,包括:数据写入模块、重置模块、第一存储模块、第二存储模块、发光控制模块、驱动晶体管以及发光器件;其中,通过上述五个模块的相互配合,可以使像素电路中的驱动晶体管驱动发光器件发光的工作电流仅与数据信号端的电压和参考信号端的电压有关,而与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对流过发光器件的工作电流的影响,从而使驱动发光器件发光的工作电流保持稳定,进而提高显示面板中显示区域画面亮度的均匀性。
申请公布号 CN106297663A 申请公布日期 2017.01.04
申请号 CN201610842193.4 申请日期 2016.09.22
申请人 京东方科技集团股份有限公司;成都京东方光电科技有限公司 发明人 青海刚
分类号 G09G3/3225(2016.01)I;G09G3/3233(2016.01)I 主分类号 G09G3/3225(2016.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 黄志华
主权项 一种像素电路,其特征在于,包括:数据写入模块、重置模块、第一存储模块、第二存储模块、发光控制模块、驱动晶体管以及发光器件;其中,所述数据写入模块的第一端与扫描信号端相连,第二端与数据信号端相连,第三端与第一节点以及所述驱动晶体管的栅极相连;所述数据写入模块用于在所述扫描信号端的控制下将所述数据信号端的信号提供给所述第一节点;所述重置模块的第一端与所述扫描信号端相连,第二端与参考信号端相连,第三端与第二节点相连;所述重置模块用于在所述扫描信号端的控制下将所述参考信号端的信号提供给所述第二节点;所述第一存储模块的第一端与所述第二节点相连,第二端与第三节点以及所述驱动晶体管的源极相连;所述第一存储模块用于在所述第二节点和所述第三节点的控制下进行充电,以及在所述第二节点处于浮接状态时保持所述第二节点和所述第三节点之间的电压差稳定;所述第二存储模块的第一端与第一电源端相连,第二端与所述第三节点相连;所述第二存储模块用于在所述第一电源端和所述第三节点的控制下使所述第二存储模块的第一端与所述第二存储模块的第二端之间的电压差为零或为所述第一电源端的电压和所述驱动晶体管的阈值电压之和与所述数据信号端的电压之间的差值;所述发光控制模块的第一端与发光控制信号端相连,第二端与所述第一电源端相连,第三端与所述第一节点相连,第四端与所述第二节点相连,第五端与所述第三节点相连;所述发光器件的第一端与所述驱动晶体管的漏极相连,第二端与第二电源端相连;所述发光控制模块用于在所述发光控制信号端的控制下导通所述第一电源端与所述第三节点以及导通所述第一节点和所述第二节点,以及控制所述驱动控制模块驱动所述发光器件发光。
地址 100015 北京市朝阳区酒仙桥路10号