发明名称 分级架构的CT探测器寄存器内容传输方法和CT探测器
摘要 本发明涉及一种用于传输带有分级的硬件架构的CT‑探测器的寄存器内容的方法,其中第一层级通过控制单元构成,其包括用于位于更低层分级的FPGA的被读出的寄存器内容的寄存器表和用于待写入的寄存器内容的中间寄存器,通过每一次新的读取,将在分别的先前的读取期间从控制器到达控制单元的对于位于更低分级的FPGA新的寄存器内容传送到下一个层级,通过每一次新的读取,将所有位于更低层分级的FPGA的寄存器内容更新地记录在控制单元的寄存器表中,并且在由控制器非同步传达读出指令的情况下,仅仅从寄存器表中读出所述寄存器内容。另外本发明还涉及一种用于执行该方法的CT‑探测器。
申请公布号 CN103995687B 申请公布日期 2017.01.04
申请号 CN201410053963.8 申请日期 2014.02.18
申请人 西门子公司 发明人 K.盖斯林格;A.格拉夫;E.戈茨;S.哈特曼
分类号 G06F9/30(2006.01)I;A61B6/03(2006.01)I 主分类号 G06F9/30(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 谢强
主权项 一种用于在中央控制器(10)和与其相连的分别带有至少一个被称为FPGA(5.1;5.2.1‑5.2.n)的可自由编程模块的硬件组件之间传输带有分级的硬件架构的CT‑探测器(5)的寄存器内容的方法,其中所述FPGA(5.1;5.2.1‑5.2.n)被划分为至少两个层级(I,II),并且在连续发生的CT‑探测器(5)的读取期间,循环地超过一个层级执行寄存器内容的写入过程和读出过程,并且相对于读取非同步地在中央控制器(10)和FPGA(5.1;5.2.1‑5.2.n)的第一层级(I)之间执行写入指令和读出指令,其特征在于:1.1所述第一层级(I)通过控制单元(5.1)构成,其包括用于位于更低层分级的FPGA(5.2.1‑5.2.n)的被读出的寄存器内容的寄存器表(5.1.1)和用于待写入的寄存器内容的寄存器(5.1.2),1.2通过每一次新的读取,将分别在先前的读取期间从中央控制器(10)到达控制单元(5.1)的、位于更低分级的FPGA(5.2.1‑5.2.n)的新的寄存器内容传送到下一个层级(II),1.3通过每一次新的读取,将所有位于更低层分级的FPGA(5.2.1‑5.2.n)的寄存器内容更新地记录在控制单元(5.1)的寄存器表(5.1.1)中,并且1.4在由中央控制器(10)非同步传达读出指令的情况下,仅仅从寄存器表(5.1.1)中读出寄存器内容。
地址 德国慕尼黑