发明名称 一种全数字锁相环
摘要 本发明公开了一种全数字锁相环包括鉴相模块、数字滤波器、数字控制振荡器和第一分频器;鉴相模块的输出端连接数字滤波器的输入端,用于将鉴相模块第一输入端接收到的参考时钟,与鉴相模块第二输入端接收到的反馈时钟进行相位比较,输出与参考时钟和反馈时钟的相位差呈正相关关系的数字信号;数字滤波器的输出端连接数字控制振荡器的输入端,用于将数字信号滤波后输出至数字控制振荡器,以控制数字控制振荡器以预设频率变化值调节输出时钟的频率,预设频率变化值与数字信号的数值大小正相关。本发明在没有增加锁相环带宽及额外支路的情况下,大幅减小了锁相环的相位锁定时间。
申请公布号 CN106301357A 申请公布日期 2017.01.04
申请号 CN201610593908.7 申请日期 2016.07.25
申请人 南方科技大学 发明人 黄奇伟;詹陈长
分类号 H03L7/085(2006.01)I;H03L7/18(2006.01)I 主分类号 H03L7/085(2006.01)I
代理机构 北京品源专利代理有限公司 11332 代理人 孟金喆;胡彬
主权项 一种全数字锁相环,其特征在于,包括鉴相模块、数字滤波器、数字控制振荡器和第一分频器;所述鉴相模块的输出端连接所述数字滤波器的输入端,用于将所述鉴相模块第一输入端接收到的参考时钟,与所述鉴相模块第二输入端接收到的反馈时钟进行相位比较,输出与所述参考时钟和所述反馈时钟的相位差呈正相关关系的数字信号,其中,所述反馈时钟为所述数字控制振荡器输出的输出时钟经所述第一分频器后的时钟;所述数字滤波器的输出端连接所述数字控制振荡器的输入端,用于将所述数字信号滤波后输出至所述数字控制振荡器,以控制所述数字控制振荡器以预设频率变化值调节输出时钟的频率,使反馈时钟的相位调节至所述参考时钟的相位,其中,所述预设频率变化值与所述数字信号的数值大小正相关;所述数字控制振荡器的输出端连接所述第一分频器的输入端;所述第一分频器的输出端连接所述鉴相模块的第二输入端。
地址 518000 广东省深圳市南山区西丽学苑大道1088号