发明名称 像素内存储单元、像素内数据存储方法以及像素阵列
摘要 公开了一种像素内存储单元及数据存储方法、以及像素阵列。所述像素内存储单元包括:数据输入电路,其被配置为在第一控制信号端的第一控制信号处于其有效电平时将数据线上的数据电压读取到第一数据锁存端和第二数据锁存端上;第一数据锁存电路,其被配置为保持所述第一数据锁存端的电平;第二数据锁存电路,其被配置为保持所述第二数据锁存端的电平;驱动控制电路,其被配置为使驱动节点的电平与所述第一数据锁存端的电平相反;以及驱动电路,其被配置为在所述驱动节点处于其有效电平时将第三电源电压端的第三电源电压输出至输出端并且在所述第二数据锁存端处于其有效电平时将第四电源电压端的第四电源电压输出至所述输出端。
申请公布号 CN106297686A 申请公布日期 2017.01.04
申请号 CN201610330824.4 申请日期 2016.05.18
申请人 京东方科技集团股份有限公司;成都京东方光电科技有限公司 发明人 谭文;陈佳
分类号 G09G3/36(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 吕晓章;王娟
主权项 一种像素内存储单元,包括:数据输入电路,连接到数据线(DATA)、第一控制信号端(S1)、第一数据锁存端(IN1)以及第二数据锁存端(IN2),并且被配置为在第一控制信号端的第一控制信号处于其有效电平时将所述数据线上的数据电压(Vdata)读取到所述第一数据锁存端(IN1)和所述第二数据锁存端(IN2)上;第一数据锁存电路,连接到所述第一数据锁存端(IN1),并且被配置为保持所述第一数据锁存端(IN1)的电平;第二数据锁存电路,连接到所述第二数据锁存端(IN2),并且被配置为保持所述第二数据锁存端(IN2)的电平;驱动控制电路,连接到所述第一数据锁存端(IN1)以及驱动节点(M),并且被配置为使所述驱动节点(M)的电平与所述第一数据锁存端(IN1)的电平相反;以及驱动电路,连接到驱动节点(M)、所述第二数据锁存端(IN2)以及输出端(OUT),并且被配置为在所述驱动节点(M)处于其有效电平时将第三电源电压端的第三电源电压输出至所述输出端(OUT)并且在所述第二数据锁存端(IN2)处于其有效电平时将第四电源电压端的第四电源电压输出至所述输出端(OUT)。
地址 100015 北京市朝阳区酒仙桥路10号