发明名称 一种基于FPGA的数字量输出通道自检系统和方法
摘要 本发明涉及一种基于FPGA的数字量输出通道自检系统,包括FPGA和多个数字量输出通道,每个通道包括光电隔离器、驱动开关管和环回采集电路;所述FPGA作为主处理器与上位机通信,完成命令和数据的收发,并实现对各通道的控制和自检逻辑;所述光电隔离器实现输出与控制信号的电气隔离;所述驱动开关管实现对输出点的驱动;所述环回采集电路实现对输出信号的回采,用于自诊断;所述驱动开关管和环回采集电路相连,FPGA通过光电隔离器分别与驱动开关管和环回采集电路相连,形成自检通道。本发明在正常输出时,能够诊断出通道是否正常翻转,有利于提前诊断通道故障。
申请公布号 CN106292633A 申请公布日期 2017.01.04
申请号 CN201610730083.9 申请日期 2016.08.25
申请人 北京广利核系统工程有限公司;中国广核集团有限公司 发明人 史雄伟;江国进;白涛;马建新;陈乃奎;张峰;王成;陈银杰
分类号 G05B23/02(2006.01)I 主分类号 G05B23/02(2006.01)I
代理机构 北京国电智臻知识产权代理事务所(普通合伙) 11580 代理人 孙小敏
主权项 一种基于FPGA的数字量输出通道自检系统,包括FPGA和多个数字量输出通道,其特征在于,每个通道包括光电隔离器、驱动开关管和环回采集电路;所述FPGA作为主处理器与上位机通信,完成命令和数据的收发,并实现对各通道的控制和自检逻辑;所述光电隔离器实现输出与控制信号的电气隔离;所述驱动开关管实现对输出点的驱动;所述环回采集电路实现对输出信号的回采,用于自诊断;所述驱动开关管和环回采集电路相连,FPGA通过光电隔离器分别与驱动开关管和环回采集电路相连,形成自检通道。
地址 100094 北京市海淀区永丰路5号院5号楼101