摘要 |
슈트-스루 전류 격리와 더불어 하이 전압을 인가하는데 적합한 레벨 시프터 회로가 제시된다. 레벨 시프터는 제 1 활성화 신호를 수신하고 제 1 노드에서 입력 전압을 수신하고 제 2 노드에서 출력 전압을 공급한다. 회로는 제 1 활성화 신호가 어서트된 것에 응하여 입력 전압으로부터 출력 전압을 제공하며 제 1 활성화 신호가 디어서트되었을 때 출력 노드를 로우 전압 값에 설정한다. 레벨 시프트 회로는 출력 노드에 연결된 게이트를 가진 공핍형 NMOS 트랜지스터, 및 제 1 활성화 신호에 연결된 게이트를 가진 PMOS 트랜지스터를 포함한다. 이것은 또한 NMOS 및 PMOS 트랜지스터들과는 다른 제 1 저항성 소자를 포함한다. NMOS 트랜지스터, PMOS 트랜지스터 및 제 1 저항성 소자들은 제 1 노드와 제 2 노드 사이에 직렬로 연결되고, NMOS 트랜지스터는 제 1 노드에 연결된다. 레벨 시프터는, 제 2 노드에 연결되고 제 2 활성화 신호를 수신하게 연결된 방전 회로를 더 포함한다. 제 2 활성화 신호는 제 1 활성화 신호가 디어서트되었을 때 어서트되고, 제 1 활성화 신호가 디어서트되었을 때 어서트된다. 방전 회로는 제 2 활성화 신호가 어서트되었을 때 제 2 노드를 로우 전압값에 연결하고 제 2 활성화 신호가 디어서트되었을 때 제 2 노드를 그라운드로부터 격리한다. |