发明名称 一种多路不相干脉冲合并计数系统
摘要 本实用新型公开了一种多路不相干脉冲合并计数系统,包括n个级联的两路不相干脉冲合并电路和一个计数器;n为整数,且n≥2;每一个两路不相干脉冲合并电路用于实现输入的两路不相干脉冲分时合并;级联方式为:第1路脉冲和第2路脉冲输入第1个两路不相干脉冲合并电路,输出分时合并脉冲U<sub>o1</sub>;第i‑1个两路不相干脉冲合并电路输出的分时合并脉冲U<sub>o(i‑1)</sub>和第i+1路脉冲输入第i个两路不相干脉冲合并电路,输出分时合并脉冲U<sub>oi</sub>;i=1,2,…,n;第n个两路不相干脉冲合并电路输出的分时合并脉冲U<sub>on</sub>输入计数器时钟端。本实用新型电路简单,成本低廉,可靠性高,很好地解决了多路不相干脉冲的合并计数问题。
申请公布号 CN205792487U 申请公布日期 2016.12.07
申请号 CN201620752002.0 申请日期 2016.07.15
申请人 湘潭大学 发明人 王永才;李志军
分类号 H03K3/02(2006.01)I;H03K3/64(2006.01)I 主分类号 H03K3/02(2006.01)I
代理机构 长沙市融智专利事务所 43114 代理人 杨萍
主权项 一种多路不相干脉冲合并计数系统,其特征在于,包括n个级联的两路不相干脉冲合并电路和一个计数器;n为整数,且n≥2;每一个两路不相干脉冲合并电路用于实现输入的两路不相干脉冲分时合并;级联方式为:第1路脉冲和第2路脉冲输入第1个两路不相干脉冲合并电路,输出分时合并脉冲U<sub>o1</sub>;第i‑1个两路不相干脉冲合并电路输出的分时合并脉冲U<sub>o(i‑1)</sub>和第i+1路脉冲输入第i个两路不相干脉冲合并电路,输出分时合并脉冲U<sub>oi</sub>;i=1,2,…,n;第n个两路不相干脉冲合并电路输出的分时合并脉冲U<sub>on</sub>输入计数器时钟端。
地址 411105 湖南省湘潭市雨湖区西郊羊牯塘