发明名称 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
摘要 本发明实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,涉及显示技术领域,能够避免GOA电路中一级移位寄存器单元输出至栅线的栅极驱动信号对输入至下一级移位寄存器单元的信号波形的影响。该移位寄存器单元中的第一上拉模块用于在上拉节点的控制下将第一时钟信号端的信号输出至第一信号输出端;第二上拉模块用于在上拉节点的控制下将第一时钟信号端的信号输出至第二信号输出端;第一下拉模块用于在下拉节点的控制下,分别将上拉节点和第一信号输出端的电位下拉至第二电压端的电位;第二下拉模块用于在下拉节点的控制下,将第二信号输出端的电位下拉至第二电压端的电位。
申请公布号 CN106157923A 申请公布日期 2016.11.23
申请号 CN201610852876.8 申请日期 2016.09.26
申请人 合肥京东方光电科技有限公司;京东方科技集团股份有限公司 发明人 冯思林;王秀娟
分类号 G09G3/36(2006.01)I;G11C19/28(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种移位寄存器单元,其特征在于,包括上拉控制模块、第一上拉模块、第二上拉模块、下拉控制模块、第一下拉模块、第二下拉模块、复位模块以及重置模块;所述上拉控制模块连接第一电压端,信号输入端以及上拉节点,用于在所述信号输入端的控制下,将所述第一电压端的电压输出至上拉节点;所述第一上拉模块连接第一时钟信号端、第一信号输出端以及所述上拉节点,用于在所述上拉节点的控制下将所述第一时钟信号端的信号输出至所述第一信号输出端;所述第二上拉模块连接所述第一时钟信号端、第二信号输出端以及所述上拉节点,用于在所述上拉节点的控制下将所述第一时钟信号端的信号输出至所述第二信号输出端;所述下拉控制模块连接第二时钟信号端、所述第一时钟信号端、上拉节点、所述下拉节点以及第二电压端,用于在所述上拉节点的控制下将所述下拉节点的电位下拉至所述第二电压端的电位,或者,用于第一时钟信号端的控制下,将所述第一时钟信号端的信号输出至所述下拉节点,或者用于在第二时钟信号端的控制下,将所述第二时钟信号端的信号输出至所述下拉节点;所述第一下拉模块连接所述下拉节点、所述上拉节点、所述第一信号输出端以及所述第二电压端,用于在所述下拉节点的控制下,分别将所述上拉节点和所述第一信号输出端的电位下拉至所述第二电压端的电位;所述第二下拉模块连接所述下拉节点、所述第二信号输出端以及所述第二电压端,用于在所述下拉节点的控制下,将所述第二信号输出端的电位下拉至所述第二电压端的电位;所述复位模块连接复位信号端、所述上拉节点、第三电压端,用于在所述复位信号端的控制下,将所述上拉节点的电位下拉至所述第三电压端的电位;所述重置模块连接所述第二时钟信号端、第二电压端、第一信号输出端以及第二信号输出端,用于在所述第二时钟信号端的控制下,分别将所述第一信号输出端以及第二信号输出端的电位下拉至所述第二电压端的电位。
地址 230012 安徽省合肥市新站区铜陵北路2177号