发明名称 基于FPGA网管系统的掉电检测电路及检测方法
摘要 本发明公开了一种基于FPGA网管系统的掉电检测电路及检测方法,包括:在服务端和客户端分别设有用于监控系统电源电压的第一检测电路和第二检测电路,所述第一检测电路包括第一FPGA和第一复位芯片,所述第一FPGA与第一复位芯片电连接,所述第一FPGA还接入了时钟信号,所述第一复位芯片还连接了电源延迟电路;所述第二检测电路包括第二FPGA和第二复位芯片,所述第二FPGA与第二复位芯片电连接,所述第二FPGA还接入了时钟信号,所述第二复位芯片还连接了电源延迟电路;所述第一检测电路和第二检测电路通过通信链路信号连接。本发明能够准确检测出客户端设备或服务端是否掉电。
申请公布号 CN103825594B 申请公布日期 2016.11.23
申请号 CN201410116589.1 申请日期 2014.03.27
申请人 广东九博电子科技有限公司 发明人 郑向东
分类号 H03K17/22(2006.01)I;G01R19/165(2006.01)I 主分类号 H03K17/22(2006.01)I
代理机构 广州粤高专利商标代理有限公司 44102 代理人 邱奕才;汪晓东
主权项 一种基于FPGA网管系统的掉电检测电路,其特征在于,包括:在服务端和客户端分别设有用于监控系统电源电压的第一检测电路和第二检测电路,所述第一检测电路包括第一FPGA和第一复位芯片,所述第一FPGA与第一复位芯片电连接,所述第一复位芯片用于检测第一FPGA的电源电压,所述第一FPGA还接入了时钟信号,所述时钟信号用于与第一复位芯片共同触发掉电检测信号,所述第一复位芯片还连接了第一电源延迟电路,所述第一电源延迟电路用于给系统提供电压,延迟系统电压下降时间;所述第二检测电路包括第二FPGA和第二复位芯片,所述第二FPGA与第二复位芯片电连接,所述第二复位芯片用于检测第二FPGA的电源电压,所述第二FPGA还接入了时钟信号,所述时钟信号用于与第二复位芯片共同触发掉电检测信号,所述第二复位芯片还连接了第二电源延迟电路,所述第二电源延迟电路用于给系统提供电压,延迟系统电压下降时间;所述第一检测电路和第二检测电路通过通信链路信号连接。
地址 510663 广东省广州市天河区思成路23号229室