发明名称 | 包含级联LDO调控的电路和技术 | ||
摘要 | 本公开涉及包含级联LDO调控的电路和技术。一种调节器电路可具有级联拓扑,包括:具有供应节点的第一集成低压差(LDO)调节器电路,第一集成LDO调节器电路被配置成提供第一回路带宽且被配置成利用供应节点提供的能量来向中间节点提供经调节的第一输出电压;以及具有与中间节点耦接的输入的第二集成LDO调节器电路,第二LDO调节器电路被配置成提供第二回路带宽而且被配置成向输出节点提供经调节的第二输出电压;其中第二回路带宽窄于第一回路带宽。调节器电路不需要要求外部电容器。调节器电路可被用于提供增强的电源抑制和噪声性能中的一个或多个。 | ||
申请公布号 | CN106155157A | 申请公布日期 | 2016.11.23 |
申请号 | CN201610319598.X | 申请日期 | 2016.05.13 |
申请人 | 亚德诺半导体集团 | 发明人 | A·K·辛格;N·库塔恩;S·加尼萨恩 |
分类号 | G05F1/56(2006.01)I | 主分类号 | G05F1/56(2006.01)I |
代理机构 | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人 | 申发振 |
主权项 | 一种调节器电路,具有级联拓扑,包括:具有供应节点的第一集成低压差(LDO)调节器电路,第一集成LDO调节器电路被配置成提供第一回路带宽而且被配置成利用供应节点提供的能量来向中间节点提供经调节的第一输出电压;以及具有与中间节点耦接的输入的第二集成LDO调节器电路,第二LDO调节器电路被配置成提供第二回路带宽而且被配置成向输出节点提供经调节的第二输出电压;其中第二回路带宽窄于第一回路带宽;以及其中第一和第二LDO调节器电路被配置成提供规定的电源抑制比(PSRR)以及规定的输出噪声电压密度,而不要求与处于包括第一和第二集成LDO调节器的集成电路外部的输出节点耦接的分立电容器。 | ||
地址 | 百慕大群岛(英)哈密尔顿 |