发明名称 |
开关电源电路及方法 |
摘要 |
本申请公开了一种开关电源电路及方法。所述开关电源电路包括:输入端口、输出端口、功率级、谐振槽、时钟信号产生器、极性判断电路、控制与逻辑电路、逻辑延时电路及驱动电路。所述开关电源电路能有效检测出系统是否将进入容性模式,从而避免系统处于容性工作模式。 |
申请公布号 |
CN104270007B |
申请公布日期 |
2016.11.23 |
申请号 |
CN201410484431.X |
申请日期 |
2014.09.19 |
申请人 |
成都芯源系统有限公司 |
发明人 |
金亦青;陈跃东;林思聪 |
分类号 |
H02M3/28(2006.01)I |
主分类号 |
H02M3/28(2006.01)I |
代理机构 |
中科专利商标代理有限责任公司 11021 |
代理人 |
王波波 |
主权项 |
一种开关电源电路,包括:输入端口,接收输入电压;输出端口,提供输出电压;功率级,所述功率级包括串联耦接在输入端口和参考地之间的第一功率开关和第二功率开关;谐振槽,耦接在第一功率开关和第二功率开关的串联耦接节点和输出端口之间,所述谐振槽包括谐振电感和谐振电容;时钟信号产生器,提供时钟信号;极性判断电路,接收表征流过谐振电感的电流的电流采样信号和时钟信号,所述极性判断电路基于电流采样信号和时钟信号产生容性判断信号;控制与逻辑电路,耦接至时钟信号产生器和极性判断电路,接收时钟信号和容性判断信号,并基于时钟信号和容性判断信号产生第一逻辑信号和第二逻辑信号;逻辑延时电路,耦接至控制与逻辑电路接收第一逻辑信号和第二逻辑信号,并基于第一逻辑信号和第二逻辑信号产生第一逻辑延时信号和第二逻辑延时信号;驱动电路,耦接至逻辑延时电路接收第一逻辑延时信号和第二逻辑延时信号,产生第一驱动信号和第二驱动信号,用以分别控制第一功率开关和第二功率开关的运行。 |
地址 |
611731 四川省成都市高新西区科新路8号综合保税区(B区) |