发明名称 |
一种FEC编解码的数据处理方法和相关装置 |
摘要 |
一种FEC编解码的数据处理方法和相关装置,该方法包括:在FEC编码处理子层上对物理编码子层输出的数据码块序列以m个数据码块为一组进行FEC编码,生成n个FEC校验码块;将m×t2个数据码块和n×t2个FEC校验码块分别分发到第一虚拟通道组的M个虚拟通道上和第二虚拟通道组的N个虚拟通道上,m×t2小于或等于m_max,m_max是M的t1倍,n小于或等于n_max,n_max是N的t1倍,m、n、t1、t2为正整数;按照比特变速复用将分发到第一虚拟通道组上的数据和分发到第二虚拟通道组上的数据分别复用到第一物理通道组的至多H个接口上和第二物理通道组的至多K个接口上,M是H的整数倍,N是K的整数倍。 |
申请公布号 |
CN103534971B |
申请公布日期 |
2016.11.16 |
申请号 |
CN201380000750.2 |
申请日期 |
2013.05.17 |
申请人 |
华为技术有限公司 |
发明人 |
钟其文 |
分类号 |
H04L1/00(2006.01)I |
主分类号 |
H04L1/00(2006.01)I |
代理机构 |
深圳市深佳知识产权代理事务所(普通合伙) 44285 |
代理人 |
唐华明 |
主权项 |
一种FEC编码的数据处理方法,其特征在于,包括:在前向纠错FEC编码处理子层上对物理编码子层输出的数据码块序列以m个数据码块为一组进行FEC编码,生成n个FEC校验码块,其中,所述m和所述n都是正整数;将m×t2个数据码块和n×t2个FEC校验码块分别分发到第一虚拟通道组的M个虚拟通道上和第二虚拟通道组的N个虚拟通道上,其中,所述m×t2小于或等于m_max,所述m_max是所述M的t1倍,所述n×t2小于或等于n_max,所述n_max是所述N的t1倍,所述t1、t2为正整数;按照比特变速复用将分发到所述第一虚拟通道组上的数据和分发到所述第二虚拟通道组上的数据分别复用到第一物理通道组的至多H个接口上和第二物理通道组的至多K个接口上,其中,所述M是所述H的整数倍,所述N是所述K的整数倍;其中,所述比特变速复用指的是将输入的数据比特流进行复用然后输出复用后的数据比特流的复用方式。 |
地址 |
518129 广东省深圳市龙岗区坂田华为总部办公楼 |