发明名称 一种负电压触发的检测电路
摘要 在正电源供电的电路中,数字信号仅有高低之分,为拓展IO的功能,本发明提供一种在正电源供电的电路中能用负电压触发的检测电路。
申请公布号 CN104950977B 申请公布日期 2016.10.26
申请号 CN201510320141.6 申请日期 2015.06.12
申请人 长沙景嘉微电子股份有限公司 发明人 李亚
分类号 G05F1/565(2006.01)I 主分类号 G05F1/565(2006.01)I
代理机构 代理人
主权项 一种负电压触发的检测电路结构,包括:一种在正电源供电的电路中能用负电压触发的检测电路,可以使数字IO在高、低两种状态之外增加“负”这第三种状态,拓展IO的功能;具体电路由4个NMOS管、3个PMOS管、一个电流源、一个输出反相器、一个电阻构成;电阻R的一端连接到输入IN,另一端连接到NMOS管M1的源极结点Vs;NMOS管M1的源极连接到结点Vs,栅极连接到NMOS管M2的栅极和漏极以及PMOS管M4的漏极作为NMOS电流镜的偏置电压VGN1,漏极连接到PMOS管M3的漏极和栅极以及PMOS管M4和M7的栅极作为PMOS管的偏置电压VGP;NMOS管M2的源极连接到地,栅极和漏极连接到偏置电压VGN1;PMOS管M3的源极连接到电源VDD,栅极和漏极连接到偏置电压VGP;PMOS管M4的源极连接到电源VDD,栅极连接到偏置电压VGP,漏极连接到偏置电压VGN1;NMOS管M5的源极连接到地,栅极连接到NMOS管M6的栅极和漏极以及电流源I0的一端作为NMOS管的偏置电压VGN2,漏极连接到PMOS管M7的漏极和反相器X1的输入;NMOS管M6的源极接地,栅极和漏极连接到偏置电压VGN2;PMOS管M7的源极接电源VDD,栅极接偏置电压VGP,漏极连接到NMOS管M5的漏极和反相器X1的输入;反相器X1的输入结点V1连接到NMOS管M5的漏极和PMOS管M7的漏极,输出连接到输出端OUT;电流源I0的一端接电源VDD,另一端接偏置电压VGN2。
地址 410205 湖南省长沙市岳麓区麓景路2号长沙生产力促进中心