发明名称 一种基于IIC总线实现数字I/O输出扩展的电路
摘要 本发明公开了一种基于IIC总线实现数字I/O输出扩展的电路,包括:数字I/O扩展芯片U1、VCC恒压源、达林顿功率管U2、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第一滤波电容C1。本发明利用数字I/O扩展芯片,利用IIC总线控制,达林顿功率管驱动不同电压负载,来实现MCU中数字I/O不够用的情况,进而实现I/O的扩展,节约MCU数字I/O资源。本发明设计方便,运用灵活,性能稳定,设计简单,成本低廉,适合大规模生产使用。
申请公布号 CN106054745A 申请公布日期 2016.10.26
申请号 CN201610594213.0 申请日期 2016.07.26
申请人 苏州博众精工科技有限公司 发明人 吕绍林;杨愉强;王建福;谈贤红
分类号 G05B19/042(2006.01)I;G06F13/42(2006.01)I 主分类号 G05B19/042(2006.01)I
代理机构 北京众合诚成知识产权代理有限公司 11246 代理人 连围
主权项 一种基于IIC总线实现数字I/O输出扩展的电路,其特征在于,包括:数字I/O扩展芯片U1、VCC恒压源、达林顿功率管U2、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10;所述数字I/O扩展芯片U1的A0端连接VCC恒压源,A1端接地,A2端接地,I/O0端连接所述第一电阻R1的第一端,I/O1端连接所述第二电阻R2的第一端,I/O2端连接所述第三电阻R3的第一端,I/O3端连接所述第四电阻R4的第一端,I/O4端连接所述第五电阻R5的第一端,I/O5端连接所述第六电阻R6的第一端,I/O6端连接第七电阻R7的第一端,I/O7端连接所述第八电阻R8的第一端,SDA端连接所述第九电阻R9的第一端,SCL端连接所述第十电阻R10的第一端,VSS端接地,VDD端连接VCC恒压源;所述第一电阻R1的第二端、所述第二电阻R2的第二端、所述第三电阻R3的第二端、所述第四电阻R4的第二端、所述第五电阻R5的第二端、所述第六电阻R6的第二端、所述第七电阻R7的第二端、所述第八电阻R8的第二端分别接地;所述第九电阻R9的第二端和所述第十电阻R10的第二端连接VCC恒压源;所述达林顿功率管U2的1B端连接所述数字I/O扩展芯片U1的I/O0端,2B端连接所述数字I/O扩展芯片U1的I/O1端,3B端连接所述数字I/O扩展芯片U1的I/O2端,4B端连接所述数字I/O扩展芯片U1的I/O3端,5B端连接所述数字I/O扩展芯片U1的I/O4端,6B端连接所述数字I/O扩展芯片U1的I/O5端,7B端连接所述数字I/O扩展芯片U1的I/O6端,8B端连接所述数字I/O扩展芯片U1的I/O7端,GND端接地,COM端连接负载电压。
地址 215200 江苏省苏州市吴江区吴江经济技术开发区湖心西路666号