发明名称 |
像素结构 |
摘要 |
本发明提供一种像素结构,包括一基板、多条栅极线、多条数据线以及至少一第一像素。栅极线与数据线设置于基板上。第一像素设置于基板上并电性连接于对应的栅极线以及数据线。第一像素包括一第一电极、一第一介电层以及一第二电极。第一电极设置于基板上。第一介电层设置于第一电极上,且第一介电层具有至少一第一岛状部。第二电极设置于第一岛状部的上表面上,且第二电极部分暴露出第一岛状部的上表面。本发明提供的像素结构可以在不增加共通电极与数据线之间的电容负载的情况下有效提升液晶效率。 |
申请公布号 |
CN103869559B |
申请公布日期 |
2016.10.19 |
申请号 |
CN201410135487.4 |
申请日期 |
2014.04.04 |
申请人 |
友达光电股份有限公司 |
发明人 |
陈儒瑾;郑孝威;范姜士权;黄昱嘉 |
分类号 |
G02F1/1343(2006.01)I;G02F1/1362(2006.01)I |
主分类号 |
G02F1/1343(2006.01)I |
代理机构 |
隆天知识产权代理有限公司 72003 |
代理人 |
张浴月;李玉锁 |
主权项 |
一种像素结构,包括:一基板;多条栅极线以及多条数据线,设置于该基板上;以及至少一第一像素,设置于该基板上并电性连接于对应的该栅极线以及该数据线,其中该至少一第一像素包括:一第一电极,设置于该基板上;一第一介电层,设置于该第一电极上,其中该第一介电层具有至少一第一岛状部;以及一第二电极,设置于该至少一第一岛状部的一上表面上,且该第二电极部分暴露出该第一岛状部的该上表面;其中该至少一第一岛状部的数量为一个,该第一介电层还包括一底部以及一第二岛状部,该第一岛状部以及该第二岛状部位于该底部上以构成一凹陷,该第二电极包含多条分支电极,其中所述多条分支电极设置于该第一岛状部的该上表面上,并部分暴露出该第一岛状部的该上表面,且该第二岛状部与该数据线重叠。 |
地址 |
中国台湾新竹市 |