发明名称 抗单粒子翻转和单粒子瞬态可同步复位扫描结构D触发器
摘要 本发明公开了抗单粒子翻转和单粒子瞬态可同步复位扫描结构D触发器,目的是解决可同步复位的扫描结构D触发器抗单粒子翻转和单粒子瞬态能力不高的问题。本发明由缓冲电路、扫描控制缓冲电路、同步复位缓冲电路、时钟电路、主锁存器、从锁存器和反相器电路组成。主锁存器和从锁存器为冗余加固的锁存器。主锁存器和从锁存器串联,并均与时钟电路连接。主锁存器还与缓冲电路、扫描控制缓冲电路、同步复位缓冲电路相连,从锁存器还与反相器电路相连。分离主锁存器和从锁存器中互为冗余的C<sup>2</sup>MOS电路提高了抗单粒子翻转的能力。缓冲器电路使得在持续时间较长的单粒子瞬态脉冲下不发生错误,双模冗余通路增加了抗单粒子瞬态的能力。
申请公布号 CN103825585B 申请公布日期 2016.10.05
申请号 CN201310674467.X 申请日期 2013.12.11
申请人 中国人民解放军国防科学技术大学 发明人 孙永节;王运峰;刘宗林;梁斌;池雅庆;陈书明;郭阳;胡春媚;陈建军;李振涛
分类号 H03K3/3562(2006.01)I 主分类号 H03K3/3562(2006.01)I
代理机构 国防科技大学专利服务中心 43202 代理人 郭敏
主权项 抗单粒子翻转和单粒子瞬态可同步复位扫描结构D触发器,包括时钟电路、扫描控制缓冲电路、主锁存器、从锁存器、反相器电路,其特征在于抗单粒子翻转单粒子瞬态可同步复位扫描结构D触发器还包括缓冲电路、同步复位缓冲电路,且反相器电路只有一个;主锁存器和从锁存器均为冗余加固的锁存器,主锁存器和从锁存器前后串联,并均与时钟电路连接;主锁存器还与缓冲电路、扫描控制缓冲电路、同步复位缓冲电路相连,从锁存器还与反相器电路相连;有五个输入端和一个输出端,五个输入端分别是时钟信号输入端CK、数据信号输入端D、扫描控制信号输入端SE、扫描数据输入端SI和同步复位信号输入端RN,输出端是Q;所述时钟电路有一个输入端和四个输出端,输入端为CK,输出端为c1、c2、cn1、cn2;时钟电路由十二个PMOS和十四个NMOS组成,电路中所有PMOS管的衬底连接电源VDD,所有NMOS管的衬底接地VSS;第四十九PMOS管的栅极Pg49连接CK,漏极Pd49连接第四十九NMOS管的漏极Nd49;第五十PMOS管的栅极Pg50连接第四十九PMOS管的漏极Pd49,漏极Pd50连接第五十NMOS管的漏极Nd50,源极Ps50连接电源VDD;第五十一PMOS管的栅极Pg51连接第五十PMOS管的漏极Pd50,漏极Pd51连接第五十一NMOS管的漏极Nd51,源极Ps51连接电源VDD;第五十二PMOS管的栅极Pg52连接第五十一PMOS管的漏极Pd51,漏极Pd52连接第五十二NMOS管的漏极Nd52,源极Ps52连接电源VDD;第五十三PMOS管的栅极Pg53连接CK,漏极Pd53连接第五十四PMOS管的源极Ps54,源极Ps53连接VDD;第五十四PMOS管的栅极Pg54连接第五十二PMOS管的漏极Pd52,漏极Pd54连接第五十三NMOS管的漏极Nd53,并作为时钟电路的一个输出端cn1,源极Ps54连接Pd53;第五十五PMOS管的栅极Pg55连接CK,漏极Pd55连接第五十六PMOS管的源极Ps56,源极Ps55连接VDD;第五十六PMOS管的栅极Pg56连接第五十二PMOS管的漏极Pd52,漏极Pd56连接第五十五NMOS管的漏极Nd55并作为时钟电路的一个输出端cn2,源极Ps56连接Pd55;第五十七PMOS管的栅极Pg57连接第五十七NMOS管的栅极Ng57并作为时钟电路的一个输出端c1,漏极Pd57连接第五十四PMOS管的漏极Pd54,并连接输出端cn1,源极Ps57连接VDD;第五十八PMOS管的栅极Pg58连接第五十八NMOS管的栅极Ng58并作为时钟电路的一个输出端c2,漏极Pd58连接第五十八NMOS管的漏极Nd58和输出端cn2,源极Ps58连接VDD;第五十九PMOS管的栅极Pg59连接输出端cn1,漏极Pd59连接输出端c1,源极Ps59连接VDD;第六十PMOS管的栅极Pg60连接输出端cn2,漏极Pd60连接输出端c2,源极Ps60连接VDD;第四十九NMOS管的栅极Ng49连接CK,漏极Nd49连接第四十九PMOS管的漏极Pd49;第五十NMOS管的栅极Ng50连接第四十九NMOS管的漏极Nd49,漏极Nd50连接第五十PMOS管的漏极Pd50,源极Ns50连接VSS;第五十一NMOS管的栅极Ng51连接第五十NMOS管的漏极Nd50,漏极Nd51连接第五十一PMOS管的漏极Pd51,源极Ns51连接VSS;第五十二NMOS管的栅极Ng52连接第五十一NMOS管的漏极Nd51,漏极Nd52连接第五十二PMOS管的漏极Pd52,源极Ns52连接VSS;第五十三NMOS管的栅极Ng53连接第五十二NMOS管的漏极Nd52,源极Ns53连接第五十四NMOS管的漏极Nd54,漏极连接cn1;第五十四NMOS管的栅极Ng54连接CK,漏极Nd54连接第五十三NMOS管的源极Nd53,源极Ns54连接VSS;第五十五NMOS管的栅极Ng55连接第五十二NMOS管的漏极Nd52,源极Ns55连接第五十六NMOS管的漏极Nd56,漏极连接cn2;第五十六NMOS管的栅极Ng56连接CK,漏极Nd56连接第五十五NMOS管的源极Nd55,源极Ns56连接VSS;第五十七NMOS管的栅极Ng57连接输出端c1,漏极Nd57连接输出端cn2,源极Ns57连接第六十一NMOS管的漏极Nd61;第五十八NMOS管的栅极Ng58连接输出端c2,漏极Nd58连接输出端cn2,源极Ns58连接第六十二NMOS管的漏极Nd62;第五十九NMOS管的栅极Ng59连接输出端cn1,漏极Nd59连接输出端c1,源极Ns59连接VSS;第六十NMOS管的栅极Ng60连接输出端cn2,漏极Nd60连接输出端c2,源极Ns60连接VSS;第六十一NMOS管的漏极Nd61连接第五十七NMOS管的源极Ns57,栅极Ng61连接输出端c1,源极Ns61连接VSS;第六十二NMOS管的漏极Nd62连接第五十八NMOS管的源极Ns58,栅极Ng62连接输出端c1,源极Ns62连接VSS;所述缓冲电路有一个输入端和一个输出端,输入端为D,输出端为D1;缓冲电路由八个PMOS管和八个NMOS管组成,缓冲电路中所有PMOS管的衬底连接电源VDD,所有NMOS管的衬底接地VSS;第一PMOS管的栅极Pg1连接输入D并和第一NMOS管的栅极Ng1连接,漏极Pd1连接第一NMOS管的漏极Ng1,源极Ps1连接VDD;第二PMOS管的栅极Pg2连接第一PMOS管的漏极Pd1,漏极Pd2连接第二NMOS管的漏极Nd2,源极Ps2连接VDD;第三PMOS管的栅极Pg3连接第二PMOS管的漏极Pd2,漏极Pd3连接第三NMOS管的漏极Nd3,源极Ps3连接VDD;第四PMOS管的栅极Pg4连接第三PMOS管的漏极Pd3,漏极Pd4连接第四NMOS管的漏极Nd4,源极Ps4连接VDD;第五PMOS管的栅极Pg5连接第四PMOS管的漏极Pd4,漏极Pd5连接第五NMOS管的漏极Nd5,源极Ps5连接VDD;第六PMOS管的栅极Pg6连接第五PMOS管的漏极Pd5,漏极Pd6连接第六NMOS管的漏极Nd6,源极Ps6连接VDD;第七PMOS管的栅极Pg7连接第六PMOS管的漏极Pd6,漏极Pd7连接第七NMOS管的漏极Nd7,源极Ps7连接VDD;第八PMOS管的栅极Pg8连接第七PMOS管的漏极Pd7,漏极Pd8连接第八NMOS管的漏极Nd8并作为缓冲器的输出端D1,源极Ps8连接VDD;第一NMOS管的栅极Ng1连接Pg1,漏极Nd1连接Pd1,源极Ns1连接VSS;第二NMOS管的栅极Ng2连接第一NMOS管的漏极Nd1,漏极Nd2连接Pd2,源极Ns2连接VSS;第三NMOS管的栅极Ng3连接第二NMOS管的漏极Nd2,漏极Nd3连接Pd3,源极Ns3连接VSS;第四NMOS管的栅极Ng4连接第三NMOS管的漏极Nd3,漏极Nd4连接Pd4,源极Ns4连接VSS;第五NMOS管的栅极Ng5连接第四NMOS管的漏极Nd4,漏极Nd5连接Pd5,源极Ns5连接VSS;第六NMOS管的栅极Ng6连接第五NMOS管的漏极Nd5,漏极Nd6连接Pd6,源极Ns6连接VSS;第七NMOS管的栅极Ng7连接第六NMOS管的漏极Nd6,漏极Nd7连接Pd7,源极Ns7连接VSS;第八NMOS管的栅极Ng8连接第七NMOS管的漏极Nd7,漏极Nd8连接Pd8,源极Ns8连接VSS;所述扫描控制缓冲电路有一个输入端和一个输出端,输入端为SE,输出端为SEN;扫描控制缓冲电路由第三十七PMOS管和第三十七NMOS管组成;第三十七PMOS管的衬底和源极Ps37均连接电源VDD,第三十七NMOS管的衬底和源极Ns37均接地VSS;第三十七PMOS管的栅极Pg37连接SE,漏极Pd37连接第三十七NMOS管的漏极Nd37,并作为扫描控制电路的输出端SEN;第三十七NMOS管的栅极Ng37连接SE,漏极Nd37连接Pd37;所述同步复位缓冲电路有一个输入端和两个输出端,输入端为RN,输出端是RN1,RN2;同步复位缓冲电路由十个NMOS管和十个PMOS管组成,同步复位缓冲电路中所有PMOS管的衬底连接电源VDD,所有NMOS管的衬底接地VSS;第三十八PMOS管的栅极Pg38连接RN,漏极Pd38连接第三十八NMOS管的漏极Nd38,源极Ps38连接电源VDD;第三十九PMOS管的栅极Pg39连接第三十八PMOS管的漏极Pd38,漏极Pd39连接第三十九NMOS管的漏极Nd39,源极Ps39连接电源VDD;第四十PMOS管的栅极Pg40连接第三十九PMOS管的漏极Pd39,漏极Pd40连接第四十NMOS管的漏极Nd40,源极Ps40连接电源VDD;第四十一PMOS管的栅极Pg41连接第四十PMOS管的漏极Pd40,漏极Pd41连接第四十一NMOS管的漏极Nd41,源极Ps41连接电源VDD;第四十二PMOS管的栅极Pg42连接RN,漏极Pd42连接第四十三PMOS管的源极Ps43,源极Ps42连接VDD;第四十三PMOS管的栅极Pg43连接第四十一PMOS管的漏极Pd41,漏极Pd43连接第四十二NMOS管的漏极Nd42,源极Ps43连接Pd42;第四十四PMOS管的栅极Pg44连接RN,漏极Pd44连接第四十五PMOS管的源极Ps45,源极Ps44连接VDD;第四十五PMOS管的栅极Pg45连接第四十一PMOS管的漏极Pd41,漏极Pd45连接第四十四NMOS管的漏极Nd44,源极Ps45连接Pd44;第四十六PMOS管的栅极Pg46连接第四十三PMOS管的漏极Pd43,漏极Pd46连接第四十六NMOS管的漏极Nd46,并作为同步复位缓冲电路的一个输出端RN1,源极Ps46连接VDD;第四十七PMOS管的栅极Pg47连接第四十五PMOS管的漏极Pd45,漏极Pd47连接第四十七NMOS管的漏极Nd47,并作为同步复位缓冲电路的一个输出端RN2,源极Ps47连接VDD;第三十八NMOS管的栅极Ng38连接RN,漏极Nd38连接第三十八PMOS管的漏极Pd38,源极Ns38连接VSS;第三十九NMOS管的栅极Ng39连接第三十八NMOS管的漏极Nd38,漏极Nd39连接第三十九PMOS管的漏极Pd39,源极Ns39连接VSS;第四十NMOS管的栅极Ng40连接第三十九NMOS管的漏极Nd39,漏极Nd40连接第四十PMOS管的漏极Pd40,源极Ns40连接VSS;第四十一NMOS管的栅极Ng41连接第四十NMOS管的漏极Nd40,漏极Nd41连接第四十一PMOS管的漏极Pd41,源极Ns41连接VSS;第四十二NMOS管的栅极Ng42连接第四十一NMOS管的漏极Nd41,源极Ns42连接第四十三NMOS管的漏极Nd43,漏极Nd42连接Pd43;第四十三NMOS管的栅极Ng43连接RN,漏极Nd43连接第四十二NMOS管的源极Nd42,源极Ns43连接VSS;第四十四NMOS管的栅极Ng44连接第四十一NMOS管的漏极Nd41,源极Ns44连接第四十五NMOS管的漏极Nd45,漏极Nd44连接Pd45;第四十五NMOS管的栅极Ng45连接RN,漏极Nd45连接第四十四NMOS管的源极Nd44,源极Ns45连接VSS;第四十六NMOS管的栅极Ng46连接Pd43,漏极Nd46连接RN1,源极Ns46连接VSS;第四十七NMOS管的栅极Ng47连接Pd45,漏极Nd47连接RN2,源极Ns47连接VSS;所述主锁存器有十一个输入端和两个输出端,输入端为D,D1,SI,SE,SEN,RN1,RN2,c1,c2,cn1,cn2;输出端为m1,m1r;主锁存器由十八个PMOS管和十八个NMOS管组成,主锁存器中所有PMOS管的衬底连接电源VDD,所有NMOS管的衬底接地VSS;第九PMOS管的栅极Pg9连接SI,漏极Pd9连接第十PMOS管的源极Ps10,源极Ps9连接电源VDD;第十PMOS管的栅极Pg10连接SEN,漏极Pd10连接第十四PMOS管的源极Ps14,源极Ps10连接Pd9;第十一PMOS管的栅极Pg11连接SE,漏极Pd11连接第十二PMOS管的源极Ps12,源极Ps11连接电源VDD;第十二PMOS管的栅极Pg12连接D,漏极Pd12连接Ps14,源极Ps12连接Pd11;第十三PMOS管的栅极Pg13连接RN1,漏极Pd13连接Ps14,源极Ps13连接Pd11;第十四PMOS管的栅极Pg14连接c1,漏极Pd14连接第九NMOS管的漏极Nd9,源极Ps14连接Pd10;第十五PMOS管的栅极Pg15连接SI,漏极Pd15连接第十六PMOS管的源极Ps16,源极Ps15连接电源VDD;第十六PMOS管的栅极Pg16连接SEN,漏极Pd16连接第二十PMOS管的源极Ps20,源极Ps16连接Pd15;第十七PMOS管的栅极Pg17连接SE,漏极Pd17连接第十八PMOS管的源极Ps18,源极Ps18连接电源VDD;第十八PMOS管的栅极Pg18连接D1,漏极Pd18连接第二十PMOS管的源极Ps20,源极Ps18连接Pd17;第十九PMOS管的栅极Pg19连接RN2,漏极Pd19连接第二十PMOS管的源极Ps20,源极Ps19连接Pd17;第二十PMOS管的栅极Pg20连接c2,漏极Pd20连接第十五NMOS管的漏极Nd15,源极Ps20连接Pd16;第二十一PMOS管的栅极Pg21连接Pd14,漏极Pd21连接第二十一NMOS管的漏极Nd21,并作为主锁存器的一个输出端m1r,源极Ps21连接电源VDD;第二十二PMOS管的栅极Pg22连接Pd20,漏极Pd22连接第二十二NMOS管的漏极Nd22,并作为主锁存器的一个输出端m1,源极Ps22连接电源VDD;第二十三PMOS管的栅极Pg23连接Pd22,漏极Pd23连接第二十四PMOS管的源极Ps24,源极Ps23连接电源VDD;第二十四PMOS管的栅极Pg24连接cn1,漏极Pd24连接第二十三NMOS管的漏极Nd23,源极Ps24连接Pd23;第二十五PMOS管的栅极Pg25连接Pd21,漏极Pd25连接第二十六PMOS管的源极Ps26,源极Ps25连接电源VDD;第二十六PMOS管的栅极Pg26连接cn2,漏极Pd26连接第二十五NMOS管的漏极Nd25和Pd20,源极Ps26连接Pd25;第九NMOS管的栅极Ng9连接cn1,漏极Nd9连接Pd14,源极Ns9连接第十NMOS管的漏极Nd10;第十NMOS管的栅极Ng10连接SE,漏极Nd10连接Ns9,源极Ns10连接第十一NMOS管的漏极Nd11;第十一NMOS管的栅极Ng11连接SI,漏极Nd11连接Ns10,源极Ns11接地VSS;第十二NMOS管的栅极Ng12连接D,漏极Nd12连接Ns9,源极Ns12连接第十三NMOS管的漏极Nd13;第十三NMOS管的栅极Ng13连接SEN,漏极Nd13连接Ns12,源极Ns13连接第十四NMOS管的漏极Nd14;第十四NMOS管的栅极Ng14连接RN2,漏极Nd14连接Ns13,源极Ns14接地VSS;第十五NMOS管的栅极Ng15连接cn2,漏极Nd15连接Pd20,源极Ns15连接第十六NMOS管的漏极Nd16;第十六NMOS管的栅极Ng16连接SE,漏极Nd16连接Ns15,源极Ns16连接第十七NMOS管的漏极Nd17;第十七NMOS管的栅极Ng17连接SI,漏极Nd17连接Ns16,源极Ns17接地VSS;第十八NMOS管的栅极Ng18连接D1,漏极Nd18连接Ns15,源极Ns18连接第十九NMOS管的漏极Nd19;第十九NMOS管的栅极Ng19连接SEN,漏极Nd19连接Ns18,源极Ns19连接第二十NMOS管的漏极Nd20;第二十NMOS管的栅极Ng20连接RN2,漏极Nd20连接Ns19,源极Ns20接地VSS;第二十一NMOS管的栅极Ng21连接Pd20,漏极Nd21连接Pd21,源极Ns21接地VSS;第二十二NMOS管的栅极Ng22连接Pd14,漏极Nd22连接Pd22,源极Ns22接地VSS;第二十三NMOS管的栅极Ng23连接c1,漏极Nd23连接Pd24,源极Ns23连接第二十四NMOS管的漏极Nd24;第二十四NMOS管的栅极Ng24连接Pd21,漏极Nd24连接Ns23,源极Ns24接地VSS;第二十五NMOS管的栅极Ng25连接c2,漏极Nd25连接Pd26,源极Ns25连接第二十六NMOS管的漏极Nd26;第二十六NMOS管的栅极Ng26连接Pd22,漏极Nd26连接Ns25,源极Ns26接地VSS;第九PMOS管、第十PMOS管、第十一PMOS管以及第十NMOS管、第十一NMOS管、第十三NMOS管组成主锁存器中的扫描结构;第十三PMOS管和第十四NMOS管组成主锁存器中的同步复位结构;从锁存器有六个输入端和两个输出端,输入端与c1,c2,cn1,cn2,m1,m1r相连,输出端是s0,s0r;从锁存器由十个PMOS管和十个NMOS管组成,从锁存器中所有PMOS管的衬底连接电源VDD,所有NMOS管的衬底接地VSS;第二十一PMOS管的栅极Pg21连接m1r,漏极Pd21连接第二十二PMOS管的源极Ps22,源极Ps21连接电源VDD;第二十二PMOS管的栅极Pg22连接cn1,漏极Pd22连接第二十一NMOS管的漏极Nd21,源极连接Pd21;第二十三PMOS管的栅极Pg23连接m1,漏极Pd23连接第二十四PMOS管的源极Ps24,源极Ps23连接电源VDD;第二十四PMOS管的栅极Pg24连接cn2,漏极Pd24连接第二十三NMOS管的漏极Nd23,源极连接Pd23;第二十五PMOS管的栅极Pg25连接Pd22,漏极Pd25连接第二十五NMOS管的漏极Nd25,源极Ps25连接电源VDD;第二十六PMOS管的栅极Pg26连接Pd24,漏极Pd26连接第二十六NMOS管的漏极Nd26,源极Ps26连接电源VDD;第二十七PMOS管的栅极Pg27连接Pd26,漏极Pd27连接第二十八PMOS管的源极Ps28,源极Ps27连接电源VDD;第二十八PMOS管的栅极Pg28连接c1,漏极Pd28连接第二十七NMOS管的漏极Nd27并作为从锁存器的一个输出端s0,源极Ps28连接Pd27;第二十九PMOS管的栅极Pg29连接Pd25,漏极Pd29连接第三十PMOS管的源极Ps30,源极Ps29连接电源VDD;第三十PMOS管的栅极Pg30连接c2,漏极Pd30连接第二十九NMOS管的漏极Nd29并作为从锁存器的另一个输出端s0r,源极Ps30连接Pd29;第二十一NMOS管的栅极Ng21连接c,漏极Nd21连接Pd22,源极Ns21连接第二十二NMOS管的漏极Nd22;第二十二NMOS管的栅极Ng22连接m1,漏极Nd22连接Ns21,源极Ns22接地VSS;第二十三NMOS管的栅极Ng23连接c2,漏极Nd23连接Pd24,源极Ns23连接第二十四NMOS管的漏极Nd24;第二十四NMOS管的栅极Ng24连接m1r,漏极Nd24连接Ns23,源极Ns24接地VSS;第二十五NMOS管的栅极Ng25连接Pd24,漏极Nd25连接Pd25,源极Ns25接地VSS;第二十六NMOS管的栅极Ng26连接Pd22,漏极Nd26连接Pd26,源极Ns26接地VSS;第二十七NMOS管的栅极Ng27连接cn1,漏极Nd27连接Pd28,源极Ns27连接第二十八NMOS管的漏极Nd28;第二十八NMOS管的栅极Ng28连接Pd25,漏极Nd28连接Ns27,源极Ns28接地VSS;第二十九NMOS管的栅极Ng29连接cn2,漏极Nd29连接Pd30,源极Ns29连接第三十NMOS管的漏极Nd30;第三十NMOS管的栅极Ng30连接Pd26,漏极Nd30连接Ns29,源极Ns30接地VSS;所述从锁存器有六个输入端和两个输出端,输入端为c1,c2,cn1,cn2,m1,m1r;输出端为s1,s1r;从锁存器由十个PMOS管和十个NMOS管组成,从锁存器中所有PMOS管的衬底连接电源VDD,所有NMOS管的衬底接地VSS;第二十七PMOS管的栅极Pg27连接m1r,漏极Pd27连接第二十八PMOS管的源极Ps28,源极Ps27连接电源VDD;第二十八PMOS管的栅极Pg28连接cn1,漏极Pd28连接第二十七NMOS管的漏极Nd27,源极Ps28连接Pd27;第二十九PMOS管的栅极Pg29连接m1,漏极Pd29连接第三十PMOS管的源极Ps30,源极Ps29连接电源VDD;第三十PMOS管的栅极Pg30连接cn2,漏极Pd30连接第二十九NMOS管的漏极Nd29,源极Ps30连接Pd29;第三十一PMOS管的栅极Pg31连接Pd28,漏极Pd31连接第三十一NMOS管的漏极Nd31,源极Ps31连接电源VDD;第三十二PMOS管的栅极Pg32连接Pd30,漏极Pd32连接第三十二NMOS管的漏极Nd32,源极Ps32连接电源VDD;第三十三PMOS管的栅极Pg33连接Pd32,漏极Pd33连接第三十四PMOS管的源极Ps34,源极Ps33连接电源VDD;第三十四PMOS管的栅极Pg34连接c1,漏极Pd34连接第三十三NMOS管的漏极Nd33和Pd28,并作为从锁存器的一个输出端s1,源极Ps34连接Pd33;第三十五PMOS管的栅极Pg35连接Pd31,漏极Pd35连接第三十六PMOS管的源极Ps36,源极Ps35连接电源VDD;第三十六PMOS管的栅极Pg36连接c2,漏极Pd36连接第三十五NMOS管的漏极Nd35和Pd30并作为从锁存器的一个输出端s1r,源极Ps36连接Pd35;第二十七NMOS管的栅极Ng27连接c,漏极Nd27连接Pd28,源极Ns27连接第二十八NMOS管的漏极Nd28;第二十八NMOS管的栅极Ng28连接m1,漏极Nd28连接Ns27,源极Ns28接地VSS;第二十九NMOS管的栅极Ng29连接c2,漏极Nd29连接Pd30,源极Ns29连接第三十NMOS管的漏极Nd30;第三十NMOS管的栅极Ng30连接m1r,漏极Nd30连接Ns29,源极Ns30接地VSS;第三十一NMOS管的栅极Ng31连接Pd30,漏极Nd31连接Pd31,源极Ns31接地VSS;第三十二NMOS管的栅极Ng32连接Pd28,漏极Nd32连接Pd32,源极Ns32接地VSS;第三十三NMOS管的栅极Ng33连接cn1,漏极Nd33连接Pd34,源极Ns33连接第三十四NMOS管的漏极Nd34;第三十四NMOS管的栅极Ng34连接Pd31,漏极Nd34连接Ns33,源极Ns34接地VSS;第三十五NMOS管的栅极Ng35连接cn2,漏极Nd35连接Pd36,源极Ns35连接第三十二NMOS管的漏极Nd36;第三十六NMOS管的栅极Ng36连接Pd32,漏极Nd36连接Ns35,源极Ns36接地VSS;所述反相器电路有两个输入端和一个输出端,输入端连接s1和s1r,输出端为Q;反相器电路由第四十八PMOS管和第四十八NMOS管组成;第四十八PMOS管的衬底和源极Ps48均连接电源VDD,第四十八NMOS管的衬底和源极Ns48均接地VSS;第四十八PMOS管的栅极Pg48接输入端s1,漏极Pd48连接第四十八NMOS管的漏极Nd48,并作为反相器电路的输出端Q,源极Ps48接电源VDD;第四十八NMOS管的栅极Ng48接输入端s1r,漏极Nd48连接Pd48,源极Ns48接地VSS。
地址 410073 湖南省长沙市开福区德雅路109号