发明名称 |
改善双栅CMOS多晶硅耗尽的方法以及双栅CMOS |
摘要 |
本发明提供了一种改善双栅CMOS多晶硅耗尽的方法以及双栅CMOS。提供初始结构,初始结构包括半导体衬底,半导体衬底包括nFET器件区域和pFET器件区域,初始结构还包括在nFET器件区域和pFET器件区域中衬底顶部上的自底部向顶部布置的栅极电介质、第一包含多晶硅的材料和硬掩模氮化硅。去除nFET器件区域和pFET器件区域中的一个上的部分硬掩模。执行气相掺杂或等离子体浸没离子注入,从而对其上去除了部分硬掩模的区域进行掺杂。在其上去除了部分硬掩模的区域的表面形成电介质层;利用氮化硅与电介质的选择性去除所述另一部分硬掩模。以电介质层为硬掩模再执行另一种导电性的气相掺杂或等离子体浸没离子注入,从而对其上去除了上述另一部分硬掩模的区域进行掺杂。 |
申请公布号 |
CN102891112B |
申请公布日期 |
2016.09.28 |
申请号 |
CN201210413925.X |
申请日期 |
2012.10.25 |
申请人 |
上海华虹宏力半导体制造有限公司 |
发明人 |
张雄 |
分类号 |
H01L21/8238(2006.01)I |
主分类号 |
H01L21/8238(2006.01)I |
代理机构 |
上海思微知识产权代理事务所(普通合伙) 31237 |
代理人 |
郑玮 |
主权项 |
一种改善双栅CMOS多晶硅耗尽的方法,其特征在于包括:第一步骤,用于提供初始结构,初始结构包括半导体衬底,所述半导体衬底包括至少一个nFET器件区域和至少一个pFET器件区域,所述初始结构还包括在nFET器件区域和pFET器件区域中衬底顶部上的材料叠层,所述材料叠层自底部向顶部包括栅极电介质、第一包含多晶硅的材料和硬掩模;第二步骤,用于采用光刻和蚀刻的方法去除nFET器件区域和pFET器件区域中的一个区域上的部分硬掩模,而留下nFET器件区域和pFET器件区域中的另一区域上的另一部分硬掩模;第三步骤,用于在去除了部分硬掩模之后执行一种导电性的气相掺杂或等离子体浸没离子注入,从而对其上去除了部分硬掩模的区域进行掺杂;第四步骤,用于在其上去除了部分硬掩模的区域的表面形成电介质层;第五步骤,用于利用硬掩模与电介质的选择性去除所述另一部分硬掩模,留下电介质层为另一区域的硬掩模;第六步骤,用于以电介质层为硬掩模再执行另一种导电性的气相掺杂或等离子体浸没离子注入,从而对其上去除了上述另一部分硬掩模的区域进行掺杂。 |
地址 |
201203 上海市张江高科技园区祖冲之路1399号 |