发明名称 一种简化的AFDX冗余接收系统及其处理报文的方法
摘要 本发明公开了一种简化的AFDX冗余接收系统,包括物理层收发器、FPGA模块和CPU模块,所述FPGA模块至少包括一条由报文接收模块和CPU读写端口连接在一起组成的电路;所述CPU模块包括报文检测模块和冗余检查模块;所述物理层收发器与报文检测模块的个数与FPGA模块内的电路条数相匹配;所述物理层收发器、报文接收模块、CPU读写端口和报文检测模块依次连接在一起,所有报文检测模块均与冗余检查模块连接。该冗余接收系统改进后,将现有技术在FPGA模块中进行冗余处理的模块设置到了CPU模块中,提高了FPGA工作的灵活性,降低了FPGA模块的逻辑设计工作量。
申请公布号 CN103577371B 申请公布日期 2016.09.21
申请号 CN201310540172.3 申请日期 2013.11.05
申请人 成都金本华科技股份有限公司 发明人 刘宇波;苏宗田
分类号 G06F13/40(2006.01)I;H04L12/40(2006.01)I 主分类号 G06F13/40(2006.01)I
代理机构 代理人
主权项 一种简化的AFDX冗余接收系统,包括物理层收发器、FPGA模块和CPU模块,其特征在于:所述FPGA模块至少包括一条由报文接收模块和CPU读写端口连接在一起组成的电路;所述CPU模块包括报文检测模块和冗余检查模块;所述物理层收发器与报文检测模块的个数与FPGA模块内的电路条数相匹配;所述物理层收发器、报文接收模块、CPU读写端口和报文检测模块依次连接在一起,所有报文检测模块均与冗余检查模块连接。
地址 610041 四川省成都市高新区科技孵化园内