发明名称 一种用于纱线长度检测的信号调理电路
摘要 本发明公开了一种用于纱线长度检测的信号调理电路。本发明电路包括数控电位器控制电路、运算放大电路、电压跟随电路、高通滤波电路和滞回比较器电路。数控电位器控制电路包括一个单片机和一个数控电位器;运算放大电路包括一个运算放大器、一个数控电位器和两个电阻;电压跟随器包括一个运算放大器、一个电阻和一个单片机;高通滤波器电路包括一个运算放大器、四个电阻和三个电容;滞回比较器电路包含一个运算放大器和四个电阻。本发明电路能够实现放大器增益的自动控制,能够克服因环境变化和器件老化引起的纱线长度测量误差,提高环境的适应能力和器件的使用寿命,同时该电路还有性能稳定、编程简便的优点。
申请公布号 CN105953761A 申请公布日期 2016.09.21
申请号 CN201610285217.0 申请日期 2016.05.03
申请人 杭州电子科技大学 发明人 高明煜;钟开锋;何伟;刘雷
分类号 G01B21/02(2006.01)I;H03G3/20(2006.01)I 主分类号 G01B21/02(2006.01)I
代理机构 杭州君度专利代理事务所(特殊普通合伙) 33240 代理人 杜军
主权项 一种用于纱线长度检测的信号调理电路,包括数控电位器控制电路、运算放大器电路,电压跟随电路,高通滤波电路和滞回比较电路。其特征在于:数控电位器控制电路包括单片机STM32F103VCT6芯片U1和数控电位器U2;单片机STM32F103VCT6芯片U1的I/O1口与数控电位器的CS管脚连接,单片机STM32F103VCT6芯片U1的SCK口与数控电位器的SCK管脚连接,单片机STM32F103VCT6芯片U1的DIN口与数控电位器的DIN管脚连接。运算放大电路包括集成运算放大器U3、第一电阻R1和第二电阻R2;集成运算放大器U3的正向输入端与第一电阻R1的一端和第二电阻R2的一端相连;第一电阻R1的另一端与5V电源连接;第二电阻R2的另一端与地连接;第一电阻R1和第二电阻R2构成分压电路;集成运算放大器U3的反向输入端与光电接收管输入端SENSOR_O和数控电位器U2的RL相连;集成运算放大器U3的输出端与数控电位器U2的RW端和集成运算放大器U4的正向输入端相连;电压跟随电路包括一个运算放大器U4和第三电阻R3;运算放大器U4的反向输入端与单片机STM32F103VCT6芯片U1的ADC管脚和运算放大器U4的输出管脚相连;运算放大器U4的输出端和第三电阻R3的一端相连。高通滤波电路包括集成运算放大器U5、第一电容C1、第二电容C2、第三电容C3、第四电阻R4、第五电阻R5、第六电阻R6和第七电阻R7。第一电容C1的一端与第三电阻R3的另一端连接,第一电容C1的另一端与第二电容C2的一端、第三电容C3的一端和第四电阻R4相连;第四电阻R4的另一端与地相连;第二电容C2的另一端与第七电阻R7的一端、集成运算放大器U5的输出端相连;集成运算放大器的反向输入端与第七电阻R7的另一端、第三电容C3的另一端连接;集成运算放大器U5的正向输入端与第五电阻R5的一端和第六电阻R6的一端相连;第五电阻R5的另一端与5V电源相连;第六电阻R6的另一端和地相连;第五电阻R5和第六电阻R6组成分压电路。滞回比较器电路包括集成运算放大器U6、第八电阻R8、第九电阻R9、第十电阻R10和第十一电阻R11;集成运算放大器U6的反向输入端和集成运算放大器U5的输出端相连;集成运算放大器的正向输入端与第八电阻R8的一端、第九电阻R9的一端和第十电阻R10的一端相连;第八电阻R9的另一端与5V电源相连;第九电阻R9的另一端与地相连;第十电阻R10的另一端与集成运算放大器U6的输出端和第十一电阻R11的一端相连;第十一电阻R11的另一端与单片机STM32F103VCT6芯片U1的I/O2管脚相连。
地址 310018 浙江省杭州市下沙高教园区2号大街