发明名称 装置、方法、およびシステム
摘要 A processor executes a mask update instruction to perform updates to a first mask register and a second mask register. A register file within the processor includes the first mask register and the second mask register. The processor includes execution circuitry to execute the mask update instruction. In response to the mask update instruction, the execution circuitry is to invert a given number of mask bits in the first mask register, and also to invert the given number of mask bits in the second mask register.
申请公布号 JP5987233(B2) 申请公布日期 2016.09.07
申请号 JP20150527454 申请日期 2013.06.12
申请人 インテル・コーポレーション 发明人 プロトニコフ、ミカイル;ナライキン、アンドレー;ヒューズ、クリストファー
分类号 G06F9/315;G06F9/32;G06F9/38;G06F9/45;G06F17/16 主分类号 G06F9/315
代理机构 代理人
主权项
地址