发明名称 一种用于Buck变换器的软启动和软关断电路
摘要 本发明属于电子技术领域,涉及一种用于Buck变换器的软启动和软关断电路。本发明的电路主要是在系统上电时利用电流源给SS端软启动电容CSS充电产生缓慢上升的斜坡电压VSS_OUT参与和反馈电压VFB的比较,使VFB跟随VSS_OUT缓慢上升,以实现输出电压的缓慢上升,避免浪涌电流和输出电压过冲。本发明的有益效果为,提供了一种适于DC‑DC变换器的软启动/软关断电路,在软启动阶段保证了输出电压的缓慢上升,防止浪涌电流;在软关断阶段使输出电压缓慢下降,使芯片缓慢关断。
申请公布号 CN105915042A 申请公布日期 2016.08.31
申请号 CN201610370384.5 申请日期 2016.05.27
申请人 电子科技大学 发明人 明鑫;李要;何烨;王卓;张波
分类号 H02M1/34(2007.01)I;H02M1/36(2007.01)I 主分类号 H02M1/34(2007.01)I
代理机构 成都点睛专利代理事务所(普通合伙) 51232 代理人 葛启函
主权项 一种用于Buck变换器的软启动和软关断电路,包括第一POMS管MP1、第二PMOS管MP2、第三PMOS管MP3、第一NMOS管MN1、第二NMOS管MN2、第三NMOS管MN3、第四NMOS管MN4、第五NMOS管MN5、第六NMOS管MN6、第七NMOS管MN7、第八NMOS管MN8、第一电流源I1、第二电流源I2、第三电流源I3、第四电流源I4、第五电流源I5、第六电流源I6、第七电流源I7、第一传输门、第二传输门、第三传输门、第一电容C1、第二电容CS和缓冲器;第一电流源的输入接电源,输出接第一PMOS管MP1的源极;第一PMOS管MP1的栅极接第一传输门的输出端和第二传输门的输出端;第二NMOS管MN2的漏接和栅极接第一PMOS管MP1的漏极;第二PMOS管MP2的源极接第二NMOS管MN2的漏极,第二PMOS管MP2的栅极接第一NMOS管MN1的源极,第二PMOS管MP2的漏极接地;第一NMOS管MN1的漏极接第五电流源I5的输出,第五电流源I5的输入接电源,第一NMOS管MN1的栅极接第一PMOS管MP1的漏极;第三PMOS管MP3的源极接第一NMOS管MN1的漏极,第三PMOS管MP3的栅极接基准电压,其源极接地;第三NMOS管MN3的漏极接电源,其栅极接第一PMOS管MP1的漏极;第四NMOS管MN4的漏极接第七电流源I7的输出,第七电流源I7的输入接电源;第四NMOS管MN4的栅极与其漏极互连,第四NMOS管MN4的栅极接第二传输门的一个输入端,第二传输门的另一个输入端接第五NMOS管MN5的漏极、第三传输门的一个输入端、第二NMOS管MN2源极、第二PMOS管MP2的源极和第八NMOS管MN8的漏极;第三传输门的另一个输入端接第一PMOS管MP1的漏极;第五NMOS管MN5的栅极接第一传输门的输出端和第二传输门的输出端,第五NMOS管MN5的源极接第二电流源I2的输入,第二电流源I2的输出接地;第二电容CS的一端接第二PMOS管MP2的源极,另一端接地;第三NMOS管MN3的源极接第三电流源I3的输入,第三电流源I3的输出接地;第四NMOS管MN4的源极接缓冲器的负输入端;缓冲器的正输入端接反馈电压,其输出端接第一传输门的一个输入端,缓冲器的输出端还与其负输入端互连;第一传输门的另一个输入端接第三电流源I3的输入端;第一电容C1与第三电流源I3并联;第七NMOS管MN7的漏接接第一PMOS管MP1的漏接,第七NMOS管MN7的栅极接控制信号,其源极接地;第八NMOS管MN8的漏接接第二NMOS管MN2的源极,第八NMOS管MN8的栅极接控制信号,其源极接地;第三NMOS管MN3源极与第三电流源I3的连接点为控制电路的输出端。
地址 611731 四川省成都市高新区(西区)西源大道2006号