发明名称 |
时钟域交互的电路及方法 |
摘要 |
本发明提供一种时钟域交互的电路及方法,包括源时钟、同步单元、循环累加器、标准分频门限判断单元、或门、反相器、与门以及ICG gating单元;所述源时钟分别连接循环累加器、ICG gating单元的CK端和同步单元;所述同步单元连接分频系数和标准分频门限判断单元;所述标准分频门限判断单元还连接循环累加器,并输出clken信号和控制时钟的enable源信号,所述enable源信号连接与门;或门分别接收电源域开关状态信号和时钟开关控制信号,并通过反相器连接与门,与门再连接所述ICG gating单元的Enable端,使所述ICG gating单元产生clk_out信号。本发明电路及方法的交互面积小,功耗低、效率高,使每个模块都可以运行在最高频率。 |
申请公布号 |
CN105892559A |
申请公布日期 |
2016.08.24 |
申请号 |
CN201610263747.5 |
申请日期 |
2016.04.26 |
申请人 |
福州瑞芯微电子股份有限公司 |
发明人 |
廖裕民;陈丽君 |
分类号 |
G06F1/12(2006.01)I |
主分类号 |
G06F1/12(2006.01)I |
代理机构 |
福州市鼓楼区京华专利事务所(普通合伙) 35212 |
代理人 |
王美花 |
主权项 |
一种时钟域交互的电路,其特征在于:包括源时钟、同步单元、循环累加器、标准分频门限判断单元、或门、反相器、与门以及ICG gating单元;所述源时钟是分频前的时钟,分别连接所述循环累加器、所述ICG gating单元的CK端和所述同步单元;所述同步单元连接分频系数和所述标准分频门限判断单元;所述标准分频门限判断单元还连接所述循环累加器,并输出clken信号和控制时钟的enable源信号,所述enable源信号连接所述与门;所述或门分别接收电源域开关状态信号和时钟开关控制信号,并通过反相器连接所述与门,所述与门再连接所述ICG gating单元的Enable端,使所述ICG gating单元产生clk_out信号。 |
地址 |
350000 福建省福州市鼓楼区软件大道89号18号楼 |