发明名称 一种检测诱导错误攻击下安全芯片安全性能的系统
摘要 本发明涉及一种检测诱导错误攻击下安全芯片安全性能的系统,包括控制安全芯片加解密功能单元在诱导错误攻击下进行加解密运算的控制单元;读取加解密运算结果并与其内置的参考结果比较的结果分析单元以及在控制单元控制下对安全芯片进行诱导错误攻击的攻击设备。因此,本发明通过控制单元将安全芯片与攻击设备结合在一起,并通过结果分析单元分析诱导错误攻击下加解密功能单元的运算结果,并在加解密运算结果产生错误后,通过控制单元控制攻击设备定位诱导错误攻击在安全芯片上的位置的坐标为故障点坐标,从而提供出一种能够对安全芯片的安全性能进行有效检测并定位故障点的系统。
申请公布号 CN103530566B 申请公布日期 2016.08.24
申请号 CN201310495702.7 申请日期 2013.10.21
申请人 中国科学院深圳先进技术研究院 发明人 邵萍;李慧云;徐国卿
分类号 G06F21/57(2013.01)I 主分类号 G06F21/57(2013.01)I
代理机构 北京三聚阳光知识产权代理有限公司 11250 代理人 张建纲
主权项 一种检测诱导错误攻击下安全芯片安全性能的系统,其特征在于,包括:控制单元(13),控制安全芯片中的加解密功能单元(11)在诱导错误攻击下进行解密运算;结果分析单元(12),读取所述加解密功能单元(11)的运算结果并与其内置的参考结果进行比较,输出分析结果。
地址 518055 广东省深圳市南山区西丽大学城学苑大道1068号