发明名称 在微控制器单元和主处理器之间通信的电子设备及其方法
摘要 本发明涉及在微控制器单元和主处理器之间通信的电子设备及其方法。一种电子设备可包括:均可在活动状态和非活动状态之间切换的系统时钟、串行外围接口(SPI)时钟和主接口,耦合至系统时钟的串行控制器以及存储器。从属控制器可基于来自主处理器的事务请求而生成请求活动信号并且致使系统时钟、SPI时钟和主接口中的每个进入活动状态,将请求数据存储在存储器中,并且基于被存储的请求数据将主接口切换至非活动状态。串行桥控制器可基于请求活动信号处理请求,以及基于被处理的请求生成请求完成信号。从属控制器可基于请求完成信号而将系统时钟切换至非活动状态。SPI时钟可基于请求完成信号而被切换至非活动状态。
申请公布号 CN105892350A 申请公布日期 2016.08.24
申请号 CN201610090023.5 申请日期 2016.02.17
申请人 意法半导体公司 发明人 B·邓
分类号 G05B19/042(2006.01)I 主分类号 G05B19/042(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华
主权项 一种用于在微控制器单元(MCU)和主处理器之间通信的电子设备,所述电子设备包括:系统时钟,被配置成能在活动状态和非活动状态之间切换;SPI时钟,被配置成能在活动状态和非活动状态之间切换;串行桥控制器,被耦合至所述系统时钟;串行总线存储器,被耦合至所述SPI时钟;主串行接口,被耦合至所述串行总线存储器并且被配置成能在活动状态和非活动状态之间切换;以及SPI从属控制器,被耦合至所述串行总线存储器、所述主串行接口和所述SPI时钟,并且被配置成基于来自所述主处理器的用于事务的请求而生成请求活动信号,所述请求活动信号致使所述系统时钟、所述SPI时钟和所述主串行接口中的每个进入所述活动状态,基于所述请求活动信号,将对应于来自所述主处理器到所述MCU的用于所述事务的请求的数据存储在所述串行总线存储器中,以及基于对应于被存储的用于所述事务的请求的数据将所述主串行接口切换至所述非活动状态;所述串行桥控制器被配置成:基于所述请求活动信号处理用于所述事务的请求,以及基于被处理的用于所述事务的请求生成请求完成信号;所述SPI从属控制器被配置成基于所述请求完成信号而将所述系统时钟切换至所述非活动状态;所述SPI时钟基于所述请求完成信号而被切换至所述非活动状态。
地址 美国得克萨斯州