发明名称 一种提高带隙基准电源抑制比的预稳压电路
摘要 本实用新型公开一种提高带隙基准电源抑制比的预稳压电路,包括启动电路、PTAT电流电路和带隙基准电压产生模块,PTAT电流电路包括PMOS管M5、PMOS管M6、PMOS管M7、PMOS管M8、晶体管Q1、晶体管Q2和电阻R1;带隙基准电压产生模块包括PMOS管M9、NMOS管M10、PMOS管M11、PMOS管M12、NMOS管M13、NMOS管M14和NMOS管M15。本方案通过预稳压技术先将电源电压的噪声波动去除一部分,然后将稳压过后的电压作为带隙基准的电源电压来提高电路的电源抑制比,在预稳压技术里通过采用负反馈的方法提高了VOUT到电源电压的阻抗,进一步提高电源抑制比。
申请公布号 CN205507601U 申请公布日期 2016.08.24
申请号 CN201620332680.1 申请日期 2016.04.20
申请人 广东工业大学 发明人 唐杰;章国豪;陈忠学;黄敬馨;余凯
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 广州市南锋专利事务所有限公司 44228 代理人 刘媖
主权项 一种提高带隙基准电源抑制比的预稳压电路,其特征在于:包括启动电路、PTAT电流电路和带隙基准电压产生模块,所述启动电路与PTAT电流电路电连接,所述PTAT电流电路包括PMOS管M5、PMOS管M6、PMOS管M7、PMOS管M8、晶体管Q1、晶体管Q2和电阻R1;所述带隙基准电压产生模块包括PMOS管M9、NMOS管M10、PMOS管M11、PMOS管M12、NMOS管M13、NMOS管M14和NMOS管M15;其中,晶体管Q1, PMOS管M5, PMOS管M6, PMOS管M7, PMOS管M8, PMOS管M9, PMOS管M11, PMOS管M12, NMOS管M13,NMOS管M14, NMOS管M15组成负反馈环路,而晶体管Q2, 电阻R1,PMOS管M6, PMOS管M8, PMOS管M9, PMOS管M11, PMOS管M12, NMOS管M13, NMOS管M14,NMOS管M15组成正反馈环路,所述NMOS管M10的源极与NMOS管M10的源极连接。
地址 510090 广东省广州市越秀区东风东路729号