发明名称 |
用于多核处理器中非一致性高速缓存的系统和方法 |
摘要 |
公开了用于设计和操作在多核处理器中的分布式共享高速缓存的系统和方法。在一个实施例中,共享高速缓存可以分布在多个高速缓存单元中。就访问等待时间而言,每个高速缓存单元可以最靠近其中一个处理器内核。在一个实施例中,从存储器提取的高速缓存行可以最初被放置在不是与发出请求的处理器内核最靠近的高速缓存单元中。当发出请求的处理器内核对那个高速缓存行重复访问时,可以将它在高速缓存单元之间移动或在一个高速缓存单元内移动。由于在高速缓存内移动高速缓存行的能力,在各种实施例中,可以使用具体的搜索方法来定位特定高速缓存行。 |
申请公布号 |
CN103324584B |
申请公布日期 |
2016.08.10 |
申请号 |
CN201110463521.7 |
申请日期 |
2005.12.27 |
申请人 |
英特尔公司 |
发明人 |
C·休斯;J·塔克三世;V·李;Y·陈 |
分类号 |
G06F12/0831(2016.01)I;G06F12/084(2016.01)I;G06F12/0846(2016.01)I;G06F12/0853(2016.01)I |
主分类号 |
G06F12/0831(2016.01)I |
代理机构 |
永新专利商标代理有限公司 72002 |
代理人 |
刘瑜;王英 |
主权项 |
一种处理器,包括:经由接口耦合的一组处理器内核;经由所述接口耦合到所述一组处理器内核的一组高速缓存片,所述一组高速缓存片可以被并行搜索,其中,所述一组中的第一高速缓存片和第二高速缓存片用于接收第一高速缓存行,并且其中,从所述一组处理器内核中的第一内核到所述第一高速缓存片和到所述第二高速缓存片的距离不同;以及耦合到所述一组高速缓存片的逻辑电路,所述逻辑电路用于识别是否最近的高速缓存查找因为一个值存在于所述一组高速缓存片中但未被发现而导致缺失,其中,所述的一个值存在于所述一组高速缓存片中但未被发现是由于包含该值的高速缓存行被移动。 |
地址 |
美国加利福尼亚 |