发明名称 用于在功率选通事件之后恢复数据阵列的多核编程装置和方法
摘要 提供了一种包括设备编程器和多个核心的装置。设备编程器利用压缩的数据来编程熔丝阵列。多个核心中的每一个在上电/重置之后访问熔丝阵列,以读取和解压缩压缩的数据,并且在耦合到多个核心中的每一个的存储装置中存储用于在多个核心中的每一个内的一个或者多个高速缓存存储器的解压缩的数据集合。多个核心中的每一个具有重置逻辑和睡眠逻辑。重置逻辑在上电/重置之后采用解压缩的数据集合来初始化一个或者多个高速缓存存储器。睡眠逻辑在功率选通事件之后确定功率被恢复,并且随后访问存储装置以检索和采用解压缩的数据集合,来在功率选通事件之后初始化一个或者多个高速缓存。
申请公布号 CN105849812A 申请公布日期 2016.08.10
申请号 CN201480062553.8 申请日期 2014.12.12
申请人 上海兆芯集成电路有限公司 发明人 亨利.G.葛兰;弟尼斯.K.詹;史蒂芬.嘉斯金斯
分类号 G11C17/00(2006.01)I 主分类号 G11C17/00(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 钱大勇
主权项 一种用于提供配置数据给集成电路的装置,该装置包括:设备编程器,其被耦合到布置在管芯上的半导体熔丝阵列,被配置为利用压缩的配置数据来对所述半导体熔丝阵列进行编程;以及多个核心,其被布置在所述管芯上,其中所述多个核心中的每一个被耦合到所述半导体熔丝阵列,并且其中所述多个核心中的一个被配置为在上电/重置之后访问所述半导体熔丝阵列以对所述压缩的配置数据进行读取并进行解压缩,并且将用于所述多个核心中的所述每一个内的一个或多个高速缓存存储器的所述解压缩的配置数据集合存储在耦合到所述多个核心中的所述每一个的存储装置中,所述多个核心中的所述每一个包括:重置逻辑,被配置为在上电/重置之后采用所述解压缩的配置数据集合来初始化所述一个或者多个高速缓存存储器;以及睡眠逻辑,其被配置为在功率选通事件之后确定恢复功率,以及被配置为在所述功率选通事件之后随后访问所述存储装置,以检索和采用所述解压缩的配置数据集合来初始化所述一个或者多个高速缓存。
地址 201203 上海市张江高科技园区金科路2537号301室