发明名称 管线化可配置处理器
摘要 一种能够同时处理多个线程的可配置处理电路,该电路包括:线程数据存储器;多个可配置执行单元;可配置路由网,用于将所述线程数据存储器中的位置连接至所述执行单元;配置数据存储器,用于存储配置实例,每个配置实例定义了所述路由网的配置和所述多个执行单元中的一者或多者的配置;管线,该管线形成自所述执行单元、所述路由网和所述线程数据存储器,该管线包括多个管线部分,该多个管线部分被配置以使得每个时钟周期中每个线程从一个管线部分传播到下一个管线部分;所述电路被配置为:(i)将每个线程与配置实例相关联;(ii)针对每一时钟周期对所述多个管线部分中的每一者进行配置以符合所述配置实例,该配置实例与将在该时钟周期期间穿过该管线部分的各自的线程相关联。
申请公布号 CN105830054A 申请公布日期 2016.08.03
申请号 CN201480070217.8 申请日期 2014.10.28
申请人 斯利肯泰勒有限公司 发明人 P·梅岑
分类号 G06F15/78(2006.01)I;G06F9/38(2006.01)I 主分类号 G06F15/78(2006.01)I
代理机构 北京润平知识产权代理有限公司 11283 代理人 金旭鹏;肖冰滨
主权项 一种能够同时处理多个线程的可配置处理电路,该电路包括:线程数据存储器;多个可配置执行单元;可配置路由网,用于将所述线程数据存储器连接至所述执行单元;配置数据存储器,用于存储配置实例,每个配置实例定义了所述路由网的配置和所述多个执行单元中的一者或多者的配置;管线,该管线形成自所述执行单元、所述路由网和所述线程数据存储器,该管线包括多个管线部分,该多个管线部分被配置以使得每个时钟周期中每个线程从一个管线部分传播到下一个管线部分;所述电路被配置为:(i)将每个线程与配置实例相关联;(ii)针对每一时钟周期对所述多个管线部分中的每一者进行配置以符合所述配置实例,该配置实例与将在该时钟周期期间穿过该管线部分的各自的线程相关联。
地址 英国伦敦