发明名称 逻辑输入缓冲抗干扰的智能功率模块
摘要 本发明公开了一种逻辑输入缓冲抗干扰的智能功率模块,包括一桥式驱动芯片,分别与桥式驱动芯片第一功率器件、第二功率器件、第三功率器件、第四功率器件、第五功率器件和第六功率器件,以及分别与各功率器件一一对应连接的续流二极管;对应每一功率器件,还设置有与桥式驱动芯片的逻辑输入端连接,并使逻辑输入端控制信号独立于外部中控芯片和其余外部空置电路的一滤波电路;其中,每一滤波电路包括有相互并联的一旁路电容、一滤波电容和一稳压二极管,一三极管,一驱动电阻,以一上拉电阻。本发明提高了模块输入抗干扰能力,使逻辑输入信号更加稳定,使三相桥式功率器件能够更可靠、稳定的工作,更好的实现变频控制。
申请公布号 CN105790552A 申请公布日期 2016.07.20
申请号 CN201610348306.5 申请日期 2016.05.24
申请人 深圳市鑫宇鹏电子科技有限公司 发明人 尹曦曦
分类号 H02M1/08(2006.01)I;H02M1/14(2006.01)I 主分类号 H02M1/08(2006.01)I
代理机构 深圳众鼎专利商标代理事务所(普通合伙) 44325 代理人 朱业刚;谭果林
主权项 一种逻辑输入缓冲抗干扰的智能功率模块,其特征在于, 包括一桥式驱动芯片,分别与桥式驱动芯片第一功率器件、第二功率器件、第三功率器件、第四功率器件、第五功率器件和第六功率器件,以及分别与各功率器件一一对应连接的续流二极管;并且,对应每一功率器件,还设置有与桥式驱动芯片的逻辑输入端连接,并使逻辑输入端控制信号独立于外部中控芯片和其余外部空置电路的一滤波电路;其中,每一滤波电路包括有相互并联的一旁路电容、一滤波电容和一稳压二极管,并联电路后驱动的一三极管,与并联电路基极连接的一驱动电阻,以及与三极管集电极连接的一上拉电阻。
地址 518000 广东省深圳市南山区桃园路北常兴路东常兴广场西座20B