发明名称 |
一种硬件加速装置和方法 |
摘要 |
本发明公开了一种硬件加速装置和方法,该装置连接终端设备的处理器CPU及后续处理模块,用于对终端设备的数据处理速度进行加速,包括:学模块,连接处理器CPU,用于在处理器CPU进行数据处理并处理第一个传入的数据包时,学处理器CPU对第一个数据包的处理规则;处理模块,在处理器CPU接收第一个数据包之后的后续数据包之前接收后续数据包,用于按照处理规则对后续数据包进行处理;输出模块,用于将处理完成的后续数据包传输到后续处理模块。本发明能够解放终端设备处理器,使其无需处理网络数据包,提升了终端设备的数据处理速度,使终端设备无需升级即可匹配光纤网络的速度,节约成本,提高用户体验度。 |
申请公布号 |
CN105791021A |
申请公布日期 |
2016.07.20 |
申请号 |
CN201610224220.1 |
申请日期 |
2016.04.12 |
申请人 |
上海斐讯数据通信技术有限公司 |
发明人 |
刘华敏 |
分类号 |
H04L12/24(2006.01)I;G06F13/38(2006.01)I |
主分类号 |
H04L12/24(2006.01)I |
代理机构 |
上海硕力知识产权代理事务所 31251 |
代理人 |
郭桂峰 |
主权项 |
一种硬件加速装置,连接终端设备的中央处理器CPU及后续处理模块,用于对所述终端设备的数据处理速度进行加速,其特征在于,包括:学习模块,连接所述中央处理器CPU,用于在所述中央处理器CPU进行数据处理并处理第一个传入的数据包时,学习所述中央处理器CPU对第一个所述数据包的处理规则;处理模块,在所述中央处理器CPU接收第一个所述数据包之后的后续数据包之前接收所述后续数据包,用于按照所述处理规则对所述后续数据包进行处理;以及,输出模块,用于将处理完成的所述后续数据包传输到所述后续处理模块。 |
地址 |
201616 上海市松江区思贤路3666号 |