发明名称 一种相位量化模数转换器电路
摘要 本发明公开了一种相位量化模数转换器电路,涉及一种微电路结构,尤其涉及一种实现相位量化的模数转换器电路。针对高速高精度的相位量化模数转换器电路中对多相位时钟的相位一致性和时钟信号占空比均衡的要求,本发明提出了一种新的电路架构:在传统电路的基础上加入了时钟占空比校准模块,该模块包括时钟检测模块、误差信号转换模块和偏置电压调整模块。通过时钟占空比校准模块,检测缓冲器模块输出时钟信号,控制缓冲器模块的工作状态,实现时钟信号相位和占空比的校准。本发明能够消除多路时钟信号中相位不一致性和占空比失调的问题,对提高电路的性能有重大意义,节约研发的投入,具有良好的应用前景。
申请公布号 CN105763195A 申请公布日期 2016.07.13
申请号 CN201610101856.7 申请日期 2016.02.25
申请人 中国电子科技集团公司第五十四研究所 发明人 邹振杰;陈明辉;曾明;崔隽;田爱国;赵建欣;魏恒;周永川;王鑫华
分类号 H03M1/12(2006.01)I 主分类号 H03M1/12(2006.01)I
代理机构 河北东尚律师事务所 13124 代理人 王文庆
主权项 一种相位量化模数转换器电路,包括相位均分器模块(1)、比较器模块(2)、编码器模块(3)和数字信号发送模块(6);其特征在于:还包括缓冲器模块(4)和时钟占空比校准模块(5);相位均分器模块(1)接收I路输入信号和Q路输入信号,相位均分器模块(1)将I路输入信号和Q路输入信号进行相位均分后得到多路差分信号发送到比较器模块(2);比较器模块(2)对多路差分信号进行比较得到多路数字信号发送到编码器模块(3);输入时钟信号送入缓冲器模块(4),缓冲器模块(4)将一路时钟信号变为多路时钟信号发送到编码器模块(3)和时钟占空比校准模块(5);时钟占空比校准模块(5)对输入多路时钟信号进行占空比检测,将检测结果转化为多个电压调整信号发送到缓冲器模块(4);电压调整信号控制缓冲器模块(4)输出时钟信号的占空比;编码器模块(3)在时钟信号的控制下对多路数字信号实现温度码到格雷码的数据格式转换和对格雷码信号串并转换;串并转换后的格雷码信号由数字信号发送模块(6)发送出去。
地址 050081 河北省石家庄市中山西路589号第五十四所专用集成电路与应用软件专业部